电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB205M000DG

产品描述CMOS/TTL Output Clock Oscillator, 205MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB205M000DG概述

CMOS/TTL Output Clock Oscillator, 205MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB205M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率205 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
创意礼获奖名单|2020-2021年安森美半导体和安富利物联网创意设计大赛
【大赛详情】2020-2021年安森美半导体和安富利物联网创意设计大赛 【领奖日期】即日起——2021年1月20日 【领奖方式】 Step1. 微信扫描下方二维码(关注电子工程世界 ......
EEWORLD社区 物联网大赛方案集锦
AT89S51的P1口能不能直接驱动1602LCD?
AT89S51 P1口的驱动能力如何?与STC89S51 P1口 相比呢...
zhenyushaw 51单片机
E103-W01-BF测试版使用
申请了E103-W01-BF测试版,待通过后按照测评计划进行体验,以下是测评计划: 1.开箱 2.观察硬件设计 3.连接电脑,和电脑进行tcp通信。 ...
WJC1Person 无线连接
平头哥玄铁CPU调试系统
对于开发人员来说,顺畅的调试系统和高效的调试方法将有效降低开发过程中的信息误差,提升开发效率。本文将介绍玄铁CPU的调试系统组成,分为如下两大部分: 调试系统的基本介绍 玄铁CPU ......
火辣西米秀 国产芯片交流
altium designer 09 免安装版
altium designer 09 免安装版 。下载后,运行dxp.exe即可。 http://pan.baidu.com/disk/home#dir/path=%2Fsockit%2Faltium%20designer%2009%20%E5%85%8D%E5%AE%89%E8%A3%85...
ienglgge PCB设计
职场十大幼稚心理你中枪了吗?
标志一、只会踏踏实实地做具体的工作 标志二、不会踏踏实实地工作 标志三、瞧不起上司 标志四、崇拜上司 标志五、容易被激发、被感动、被忽悠 标志六、甘当云梯默默无闻 标志七、习惯忍让 ......
techbase 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2266  511  1487  2000  2562  17  55  31  15  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved