电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB61M0000DG

产品描述LVPECL Output Clock Oscillator, 61MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB61M0000DG概述

LVPECL Output Clock Oscillator, 61MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB61M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率61 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2008电子设计大赛题目预测 I题 运水机器人
本帖最后由 paulhyde 于 2014-9-15 09:25 编辑 有人预测这是专科组的!~! ...
歹匕示申 机器人开发
UC3842供电问题
652954(图片来自网络,侵删) 图片描述: 如图,经过整流桥过来的线路1,经过启动电阻R3给3842提供启动电压。 在V1这个mos关断的时间,副绕组通过线路2半波整流给3842一个比较稳 ......
普拉卡图 开关电源学习小组
有没有学gis 的高人啊,求问一下关于数据转换方面的问题! 100分
  最近在学习的过程中遇到了一个棘手的问题,就是关于gis中的数据转换的. 现在如果从传感器中得到了一些数据,请问用什么方法可以让这些电压数字信号变成能画图的数据文件。软件是mapx ......
czk037 嵌入式系统
那一月,那一年,那一世(六世达赖仓央嘉错)
那一夜,我听了一宿梵唱,不为参悟,只为寻你的一丝气息。   那一月,我转过所有经轮,不为超度,只为触摸你的指纹。   那一年,我磕长头拥抱尘埃,不为朝佛,只为贴着了你的温暖。    ......
ssbrida 聊聊、笑笑、闹闹
MSP430F149测周期
各位高手,请教一个问题: 用捕捉方式测周期,低频时测量不对,且变化无常,测量高频很准确是咋回事呀? 程序 void int_cap() { P1SEL=0X02; //选择P1.1作为捕捉输入端 TACCTL ......
keiyi 微控制器 MCU
树莓派上哪种方法最适合录像!
1 首先要能在网页上看到 实时的视频 2 能把看到的 视频 录制下来 保存格式 随意 ...
clwy0310 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1077  2743  1499  1511  1309  51  52  18  36  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved