电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC765M000DG

产品描述LVDS Output Clock Oscillator, 765MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC765M000DG概述

LVDS Output Clock Oscillator, 765MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC765M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率765 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
出全新英贝特Beaglebone Black 加5片28335
中国版Beaglebone Black(多余的一个,所以电都没上过) 350包邮 TMS320F28335PGFA (出4片吧,自己留一片备用) 一片75,四片300包邮...
ssdz568 淘e淘
GPIO引脚控制(配置)问题
在硬件的GPIO引脚中,有部分引脚拥有第二套功能(表达可能不准),如:XXX_GPIO10_2_XXX这样的引脚配置是否和XXX_GPIO10_XXX的方法相同,主要是方向和电平的配置。...
weilwo 嵌入式系统
PC电源管理技术
简介和背景 从生态学的角度来看,节电比发出更多的电的效益更好。因为如果对于电能不加节制的肆意挥霍,有多少电场也不能满足要求,另外建立发电厂一定会破坏环境、污染环境或者是影响环境(比 ......
zbz0529 电源技术
用C语言设计TMS320C2X/C5X应用程序(五)
六、TMS320C2X/C5X C语言程序开发举例本节我们以TMS320C2X为例,说明定点DSP芯片C程序的开发过程。软件开发过程与浮点DSP芯片的开发过程相类似,主要分以下几个步骤:1.用编辑器(如EDIT、PE2等 ......
yijiang DSP 与 ARM 处理器
最近想学Linux驱动
以前硬件、软件都做过,但是硬件不行,觉得很多不懂。软件到是单片机、DSP、FPGA都做过,想学Linux驱动。大家有什么好的推荐。...
jixfjixf 聊聊、笑笑、闹闹
[转]高频电容知识
瓷介电容,无感CBB电容, CBB电容(如WIMA电容),云母电容[如金、银云母电容), 独石电容等均属高频电容.。   高频电容的运用范围: 常用于频率较高的谐振 ......
dontium 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2765  705  766  543  1331  51  46  35  36  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved