电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB501M000DG

产品描述LVDS Output Clock Oscillator, 501MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB501M000DG概述

LVDS Output Clock Oscillator, 501MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB501M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率501 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于ARM9的中断程序的问题
小弟初学ARM。 看到中断部分,写了个小程序实验一下,没想到搞了两天还是没搞掂,希望高手前辈们指点一二。(自学的艰辛和郁闷,相信各位都能了解)。 程序功能:通过按键触发中断,然后用LED ......
gjchao ARM技术
【兆易GD32F310测评】+点亮LED
上次对点亮LED的例程进行了测试,结果未观察到预期的现象。 后经检查,原来GD32F310G与GD32F310K开关板有所差异, GD32F310G的LED连接的引脚为PA1,GD32F310K的LED连接的引脚为PA8,在修改 ......
jinglixixi GD32 MCU
电子书《毕业我们一起失恋》
电子书《毕业我们一起失恋》 ...
wangqingtao 嵌入式系统
全程图解交换机和路由器的应用
全程图解交换机和路由器的应用...
zf_zxsk 无线连接
一点点瑕疵
感谢陈总支持我们的学习,也提供了很多工具,包括了价格昂贵的显示屏,应该还是触摸的,为什么说应该,第一是看了使用资料(里面有触摸选择,现在猜不懂是电阻屏还是电容频了),第二是还没有上 ......
不足论 嵌入式系统
诚聘高级硬件网络工程师
猎头职位【上海】 岗位职责: 1、负责公司的软件项目硬件网络方面的规划和方案编写; 2、负责公司的软件项目云部署方面的规划和方案编写; 3、负责公司运维系统在硬件网络方面的扩容升级方 ......
ff318421749 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2609  2840  818  1202  1056  3  58  13  29  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved