电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB605M000DG

产品描述LVDS Output Clock Oscillator, 605MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB605M000DG概述

LVDS Output Clock Oscillator, 605MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB605M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率605 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WinCE 4.2/5.0挂接IDE硬盘(磁盘或是SSD类型)和U盘的最大容量
最近有个项目要64GB的外挂存储器,不知道如那种方案好, 请问各位: WinCE 4.2/5.0挂接IDE硬盘(磁盘或是SSD类型)和U盘的最大容量?有无实际验证?...
随意 嵌入式系统
电刷镀技术在模具制造与修复中的应用
电刷镀技术在我国研究开发、应用推广已有二十多年历史,这一新技术解决了许多国家重点工程中的维修等关键问题,创造直接经济效益30亿元以上。电刷镀技术曾获得国家科技进步一等奖,是国家连续三 ......
frozenviolet 汽车电子
谁有IAR的中文使用手册啊
到现在还没搞清楚Debug和Release这两种模式的作用。还有一些工程管理和 设置的 地方不 明白...
heqingyun123456 微控制器 MCU
关于硬件的一些问题。。。谢谢大家啦。
1,关于AMI 的BIOS 的一些详细介绍。(链接就好啦)或者简单的说一些资料,让我能够更好的理解BIOS的概念就可以了。 2,计算机专用英语。(能够包括计算机的BIOS的数据,一些常用的网络,软 ......
crab0918 嵌入式系统
Kicad 芯片出线折弯/拐角怎么回事?
各位大神们,在用kicad 5. 默认设计规则没改,有的芯片引脚出线时会拐弯,非要按下 / 键才变直,需要怎么设置吗?麻烦请教下。另外出线后线和grid对不直也有拐角,grid已经是1mil了: ...
lanmanck PCB设计
内部FAE培训资料【10】Ethernet介绍及应用
看见历史的天空在用以太网方面很多疑问,希望这个资料能够帮到你,这是利尔达公司的内部FAE培训资料,写得非常好,你参考一下吧...
fengzhang2002 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 38  1775  1051  740  550  5  25  49  58  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved