电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP1G08GW-Q100

产品描述AND Gate, AUP/ULP/V Series, 1-Func, 2-Input, CMOS, PDSO5
产品类别逻辑    逻辑   
文件大小107KB,共15页
制造商Nexperia
官网地址https://www.nexperia.com
标准
下载文档 详细参数 选型对比 全文预览

74AUP1G08GW-Q100概述

AND Gate, AUP/ULP/V Series, 1-Func, 2-Input, CMOS, PDSO5

74AUP1G08GW-Q100规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Nexperia
包装说明TSSOP,
Reach Compliance Codecompliant
系列AUP/ULP/V
JESD-30 代码R-PDSO-G5
JESD-609代码e3
长度2.05 mm
逻辑集成电路类型AND GATE
湿度敏感等级1
功能数量1
输入次数2
端子数量5
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
传播延迟(tpd)24 ns
筛选级别AEC-Q100
座面最大高度1.1 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)0.8 V
标称供电电压 (Vsup)1.1 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin (Sn)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度1.25 mm

文档预览

下载PDF文档
74AUP1G08-Q100
Low-power 2-input AND gate
Rev. 1 — 31 January 2013
Product data sheet
1. General description
The 74AUP1G08-Q100 provides the single 2-input AND function.
Schmitt-trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V.
This device ensures a very low static and dynamic power consumption across the entire
V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial Power-down applications using I
OFF
.
The I
OFF
circuitry disables the output, preventing the damaging backflow current through
the device when it is powered down.
This product has been qualified to the Automotive Electronics Council (AEC) standard
Q100 (Grade 1) and is suitable for use in automotive applications.
2. Features and benefits
Automotive product qualification in accordance with AEC-Q100 (Grade 1)
Specified from
40 C
to +85
C
and from
40 C
to +125
C
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
MIL-STD-883, method 3015 Class 3A. Exceeds 5000 V
HBM JESD22-A114F Class 3A. Exceeds 5000 V
MM JESD22-A115-A exceeds 200 V (C = 200 pF, R = 0
)
Low static power consumption; I
CC
= 0.9
A
(maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial Power-down mode operation

74AUP1G08GW-Q100相似产品对比

74AUP1G08GW-Q100 935300359125
描述 AND Gate, AUP/ULP/V Series, 1-Func, 2-Input, CMOS, PDSO5 AND Gate, AUP/ULP/V Series, 1-Func, 2-Input, CMOS, PDSO5
是否Rohs认证 符合 符合
厂商名称 Nexperia Nexperia
包装说明 TSSOP, TSSOP,
Reach Compliance Code compliant compliant
系列 AUP/ULP/V AUP/ULP/V
JESD-30 代码 R-PDSO-G5 R-PDSO-G5
JESD-609代码 e3 e3
长度 2.05 mm 2.05 mm
逻辑集成电路类型 AND GATE AND GATE
湿度敏感等级 1 1
功能数量 1 1
输入次数 2 2
端子数量 5 5
最高工作温度 125 °C 125 °C
最低工作温度 -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP TSSOP
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
传播延迟(tpd) 24 ns 24 ns
筛选级别 AEC-Q100 AEC-Q100
座面最大高度 1.1 mm 1.1 mm
最大供电电压 (Vsup) 3.6 V 3.6 V
最小供电电压 (Vsup) 0.8 V 0.8 V
标称供电电压 (Vsup) 1.1 V 1.1 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE
端子面层 Tin (Sn) Tin (Sn)
端子形式 GULL WING GULL WING
端子节距 0.65 mm 0.65 mm
端子位置 DUAL DUAL
宽度 1.25 mm 1.25 mm

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 542  1889  1800  2387  30  58  55  27  16  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved