电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA529M000DG

产品描述LVDS Output Clock Oscillator, 529MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA529M000DG概述

LVDS Output Clock Oscillator, 529MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA529M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率529 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【转】Tesla车主支招:电动汽车如何 “温暖” 过冬?
说到特斯拉,再找来文章看看 电动车在冬季的能耗、续航里程到底表现如何? 来听听来自车主的真实体会:寒冷天气对电动车性能的影响被夸大了,真正对能耗和续航里程带来影响的,其实是驾驶习 ......
azhiking 汽车电子
有关sim900a的问题讨论
你好。我设置了AT+CSCLK=1,允许sim900a进入sleep模式。空闲时,拉高DTR,sim900a进入省电模式。那我的服务器发送数据给sim900a的时候,sim900a是否会自动退出sleep模式,然后接收数据,通过 ......
yushengjiexy 微控制器 MCU
关于用STC单片机的三个中断计时的一个问题
我对外部中断0、1和定时器1做中断,用超声波测距,定时器0做计数器用来计时,每测三个是一组,但是每个中断计数前面的一组第一个总是会影响到后面的一组的第一个(如果实际结果是前面的数小于后 ......
xinling1027 嵌入式系统
hrPWM和PWM
在产生正弦信号时,hrPWM和PWM哪种好? 他两的适用范围是不是就是产生信号的频率高低? 哪位高手介绍下它两的区别。...
votex威 DSP 与 ARM 处理器
可以用WINDOWS MOBILE 5.0 SDK FOR POCKET PC 开发 2003的程序吗?
请问各位可以用新版本工具开发就版本OS的程序? 谢谢!...
zhazhyrjkf3 嵌入式系统
可编程的机器狗
视频 http://player.youku.com/player.php/Type/Folder/Fid/1311668/Ob/1/Pt/0/sid/XMTc2NjUyNDA=/v.swf 机械宝贝(Robopet)同时兼具史宾机器人及机械雷霸龙惊人的互动功能,经由结构简单的红 ......
djkc 机器人开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1251  956  400  344  257  2  18  59  42  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved