电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB922M000DG

产品描述LVDS Output Clock Oscillator, 922MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB922M000DG概述

LVDS Output Clock Oscillator, 922MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB922M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率922 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于情怀,人生价值这件事
本来在请教着色哥的一些STM32的问题,聊着聊着就聊到了情怀、价值的问题。聊起了我大四的时候,有个朋友参加了某市的创业什么几把大赛,决赛没进,最后方案被夺了。之后自己就跑去了凉山当 ......
RCSN 聊聊、笑笑、闹闹
MC34063降压电路
本帖最后由 qwqwqw2088 于 2020-9-29 11:49 编辑 MC34063芯片由温度自动补偿功能的基准电压发生器、比较器、占空比可控振荡器、 触发器和大电流输出开关电路等组成,具有功能齐全、价格低廉 ......
qwqwqw2088 模拟与混合信号
急求!!!
求助高手给些资料,我要做个悬梁振动测频系统的设计,就是用单片机测量桥梁的自振频率来确定桥梁的承载能力,希望高手能给些测频方面的资料!谢谢!!!...
sxw1222 单片机
大神们~帮帮忙~~小弟谢谢了
通过操作寄存器的方法、把lm3s1811的PB6口用作GPIO口、让它输出高低电平,在IAR里该咋编程啊、都要包含哪些头文件?。。我是一个小菜鸟,刚开始学、很多都不会弄~~大哥大姐帮帮忙啊https ......
674357404 ARM技术
adc0832读取两次结果不一样
void choose_channel(uchar channel){ P2DIR|=BIT5+BIT4+BIT3; TLC0832_CS_L;_NOP(); TLC0832_CLK_L; TLC0832_DIO_H;//start bit TLC0832_CLK_H;_NOP();// first ......
zhongxia2009 微控制器 MCU
看图求解释
91006当设置keil中的Debug选项时,出现该对话框,有谁知道是怎么回事儿吗?...
xiaofeixia stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2724  524  2533  1241  75  55  11  51  25  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved