电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

966-4J0C-22D

产品描述Board Connector, 48 Contact(s), 6 Row(s), Male, Straight, Press Fit Terminal, LEAD FREE
产品类别连接器    连接器   
文件大小2MB,共4页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
下载文档 详细参数 全文预览

966-4J0C-22D概述

Board Connector, 48 Contact(s), 6 Row(s), Male, Straight, Press Fit Terminal, LEAD FREE

966-4J0C-22D规格参数

参数名称属性值
厂商名称Amphenol(安费诺)
包装说明LEAD FREE
Reach Compliance Codeunknown
其他特性POLARIZED
连接器类型BOARD CONNECTOR
联系完成配合GOLD OVER NICKEL SULFAMATE
联系完成终止GOLD OVER NICKEL
触点性别MALE
DIN 符合性NO
滤波功能NO
IEC 符合性NO
JESD-609代码e4
MIL 符合性NO
制造商序列号966
混合触点NO
安装方式STRAIGHT
安装类型BOARD
装载的行数6
选件GENERAL PURPOSE
端接类型PRESS FIT
触点总数48
Base Number Matches1
DDR3 IP核例化求指导
原理图上有3个DDR3颗粒,其中两个输出16位数据,余下的一个输出8位数据。这3个DDR3是共用地址线还有控制信号。想知道在例化的时候应该怎么设置,特别是数据位。我这里用的是Altera DDR3 IP core with uniPHY,硬核有MPFE。是直接把输出数据位设成40位(使能ECC),还是说需要通过MPFE设置3个port来控制三个DDR3颗粒?刚开始做,不是很清楚,求大家帮助啊!谢谢...
robertslyh FPGA/CPLD
步进电机!!!!!!!!!!!!
步进电机!!!!!!!!!!!!!!!!!!!!1...
YYWEI 单片机
xilinx加载后如何复位?
xilinx的FPGA比如spartan3如何实现程序加载后自己复位,即将整个FPGA的寄存器赋初始值?即顶层模块的复位输入rst,加载后是低,一段时间后自动起来查了下,貌似有个原语操作,可以实现此功能...
eeleader-mcu FPGA/CPLD
示波器及其使用
[align=left][color=#000000]示波器是电子线路检测中必不可少的测试设备,它能将非常抽象的、看不见的周期信号或信号状态的变化过程,在荧光屏上描绘出具体的图像波形,用它可以测量各种电路参数,如电压、电流、频率、相位等电气量。它具有输入阻抗高、频率响应好、灵敏度高等特点。下面以MOS-620双踪示波器为例为大家详细的介绍[/color][color=#000]示波器的使用 [/c...
一世轮回 测试/测量
Build dev environment from scratch
...
jordonwu DSP 与 ARM 处理器

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 253  1211  1492  1501  1536 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved