电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WA886M000DG

产品描述CMOS/TTL Output Clock Oscillator, 886MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WA886M000DG概述

CMOS/TTL Output Clock Oscillator, 886MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WA886M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率886 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【NXP Rapid IoT评测】- NXP Rapid IOT APP 手机蓝牙联网
本帖最后由 robinqjx 于 2019-2-13 11:19 编辑 【NXP Rapid IoT评测】- NXP Rapid IOT APP 手机蓝牙联网继开箱出厂应用的体验之后,当然是要使用其高大上的蓝牙联网功能了,这样才能体现其性 ......
robinqjx 无线连接
在线等--内存是加1G,还是2G好?
明天去电脑城买本本 看中 thinkpad R400 25C 链接:http://product.pconline.com.cn/notebook/thinkpad/400741_detail.html 这款机子自动内存1G 我想给它加根内存 但是不知道是加1G好 ......
shufuwu 嵌入式系统
求一个verilog的计数器
要求count从0计数到200,之后停止计数,count为0,且仅计数一次 ...
tmmdh FPGA/CPLD
现在不能签到领芯币了吗?
难道以后必须得发帖才能得芯币了?。。。:Cry:...
gxxdawn 为我们提建议&公告
I2C存储芯片CAT24C02读写程序代码(完整版)
这是我做一个I2C小项目时,写的存储模块单元CAT24C02的程序!代码经过调试,读写正常,拿出来供大家分享!...
乡下电子熊 Microchip MCU
【Altera SoC体验之旅】+ Lark上ARM开发环境搭建和配置
【Altera SoC体验之旅】+ 初见Lark https://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid=454231&fromuid=169743 (出处: 电子工程世界-论坛) 【Altera SoC体验之旅】+ Lark冒烟测试 ......
zhaoyongke FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 368  1701  2179  1811  2419  48  10  1  41  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved