电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB70M0000DG

产品描述LVDS Output Clock Oscillator, 70MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB70M0000DG概述

LVDS Output Clock Oscillator, 70MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB70M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率70 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
示波器六大采集模式,让信号采集更容易!
  示波器信号采集方式是用于控制如何从采样点中产生出波形电,鼎阳示波器常用的波形捕获模式有普通模式和峰值检测模式。但鼎阳示波器SDS5000X系列还支持平均模式和高分辨率模式,为了让有需求 ......
博宇讯铭 测试/测量
ce5.0 注册表 autoformat
请问关于在注册表里面设置问题 【】 我的nandflash是64MB的,三个分区,一是bootloader 二是 wince系统预留,三是为用户的存储空间; 我在注册表里面用到了 "DefaultFile ......
沙漠绿洲 嵌入式系统
Aigek电学科普|如何将交流电转化为直流电?
相信很多小伙伴在学习电学,或是在使用线束测试仪的过程中,都有这样一个疑问交流电是如何变为直流电的? 首先,让我们了解一下基本概念,什么是直流电(DC)? 什么是直流电(DC) 指 ......
aigtekatdz 测试/测量
紧急追问7楼
您好7楼,问一下你的2线控制的12864,那个PSB接什么?接地吗?我给LCD用的是外部5V电源(5V电源和MSP430g2553同地---负极),我试过你的程序,但LCD没任何显示,是什么原因?是接线问题吗?如果 ......
zhangjianqyh 微控制器 MCU
建议在搜索邀请人时,能按回车直接开始搜索,不要再用鼠标点击 查找按钮了
建议在搜索邀请人时,能按回车直接开始搜索,不要再用鼠标点击 查找按钮了,如下图所示,我在删除了蓝色部分后,能直接按回车自动开始搜索。谢谢。 533336 ...
深圳小花 为我们提建议&公告
PCB电路设计与生产中的一些问题
PCB电路设计与生产中的一些问题 作者:pcbask 避免过孔via紧挨着SMT焊盘 如果未盖油塞孔的via,我们在layout时将过孔打的过于靠近SMT器件的焊盘,将会造成SMT器件在过回流焊时,流动的焊锡通 ......
ohahaha PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 703  1427  1877  2099  41  15  29  38  43  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved