电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB1397M00DGR

产品描述LVPECL Output Clock Oscillator, 1397MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB1397M00DGR概述

LVPECL Output Clock Oscillator, 1397MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB1397M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1397 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
[15周年庆]无线多路串口--资料仓库开放
差点烂尾哈哈,还好柠檬哥@nmg一直关注着,也让我有些许动力搞起来。额,话不多说,不清楚的可以看以往的贴子: EE DIY--无线多路串口 无线串口PCB到了 15周年庆]EE DIY(进度)--上位 ......
RCSN DIY/开源硬件专区
博亚工程师总结的如何选择晶体振荡器
如何选择晶体振荡器及各项指标—普通晶体振荡器(XOs) XOs不采取任何温度补偿或恒温措施,各项技术指标中等水平,主要有输出形式、频率、稳定度三个技术参数: A. 输出:大多数应用系统都要求 ......
boyakj 模拟电子
急,读不到P1口的输出数据,请高手指点
单片机型号:STC89C52RC 问题描述:读P1口数据,数据为空 P1已经定义 uchar uReadValue; P1_0=0; P1_1=0; //此处OK,正常点亮了P1低位的两个Led uReadValue=P1;//将P1的值赋给变量u ......
zhgfox 单片机
新唐Nuc972 + STM32 开源项目寻求小伙伴一起做
手里有一批设备是Nuc972 + STM32 驾校计时用的,之前给驾校定制的,多做了一部分,不想留着落灰浪费啊,有兴趣的小伙伴可以找我哈,来一起做件大事 考虑到硬件设备本身存在的价值性,现在对 ......
liuyudian stm32/stm8
嵌入式软件可靠性设计
嵌入式软件可靠性设计 大家看一下是否对你们的工作有帮助。...
andy.chang 嵌入式系统
求助Matlab+DSP的快速实现
求助各位大神,需要用DSP实现一个软硬件系统,Matlab+DSP实现可能会简单些。。。有具体操作和讲解的资料,求提供 ...
夏侯 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1480  2675  2304  1572  1765  30  54  47  32  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved