电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB821M000DG

产品描述LVDS Output Clock Oscillator, 821MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB821M000DG概述

LVDS Output Clock Oscillator, 821MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB821M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率821 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助一下,谁的手里有A3977步进驱动板的图吗?
如题,找一个A3977步进驱动板的图,哪位坛友手里有图的话来一个,万分感谢! ...
leekuip DIY/开源硬件专区
【求助】ucos中断程序怎么写?
请问各位大虾,我的中断程序比较长,其中只调用了两个功能函数OSIntEnter()和OSIntExit(), 可就是不能正常的运行,如果修改中断程序只是简单运行一两条指令,又能正常的工作,是不是只有用汇编写控 ......
zhang67766 微控制器 MCU
stm32f10364腿的和100腿的晶振配置程序一样吗?
我只V系列写好的程序移到R系列,速度貌似忙了10倍高手解答一下。...
gw1300 stm32/stm8
英特尔Galileo开发板-工业级SBS板-交换个带屏的东西最好可以做程序开发(已出)
换个带屏的东西,类似于mini电脑什么的,或者国产8寸,win8平板什么的也行,:) 资料············硬件配置和伽利略一样,软硬全兼容 SBS-Quark2187开发板 产品特性: * 小尺 ......
kejoy 淘e淘
晒WEBENCH设计的过程+宽电压交流输入12V0.2A输出电路设计过程
工厂买进一批电源没有调光的功能,为了实现调光,要额外设计一个独立供电的调光模块。 模块要求宽电压交流供电90V~250V,输出15V0.2A.使用环境要求是40°。 进入TI官网 注册或登录账户,然后 ......
游乐场 模拟与混合信号
tooflat的sfilter问题,又来麻烦大家了!
我是初学过滤驱动透明加解密开发,学习了tooflat的源程序,我用ifs kit编译成功了,安装上之后重启,系统就是进不去,请学过这个源程序的同仁帮忙指点一下!...
wangp6582 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 716  1188  1111  448  481  56  12  34  8  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved