电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA1322M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1322MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA1322M00DG概述

CMOS/TTL Output Clock Oscillator, 1322MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA1322M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1322 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【设计工具】Altera改进FPGA设计工具性能
Altera公司日前宣布其SOPC Builder工具新增性能进一步提高了FPGA设计人员的工作效率。以其新特性以及面向SOPC Builder的知识产权(IP)内核,设计人员采用PCI接口和DDR/DDR2外部存储器,可以迅 ......
hangsky FPGA/CPLD
三个独立键盘的程序很好用哦、、
#include #define key1 0x01 #define key2 0x02 #define key3 0x04 #define key_1 0x01 //定义返回键值1 #define key_2 0x02 //定义返回键值2 #define key_3 0x04 //定义返 ......
渴望那份坚持 微控制器 MCU
问个MSP430读出的问题吧,谢谢啦。
首次用MSP430开发器,教程一般总是讲如何烧录写入程序,如何仿真程序。我有一个MSP430成品板,内部已有程序,用430UIF仿真器和IAR软件如何把板子内部已有程序代码HEX读出来啊?可以吗?...
hkk603 微控制器 MCU
招聘模拟版图设计工程师,base上海浦东
招聘职位:模拟版图设计工程师 职位职责:独立完成模拟电路版图模块设计、芯片集成,和后端验证。 职位要求: 具备3年以上模拟、混合信号集成电路的版图设计经验; 熟悉Unix/Linu ......
mgstanley 求职招聘
【我的 Nucleo 】触摸屏又遇到问题了
现在又静下心来搞这个玩艺了。 对触摸屏的编程,调来调去,能够得到比较稳定的ADC值。但是又遇到个新的问题。 屏幕问题见下图: 184412 兰线为水平方向的ADC值,斜度可能稍有些夸张, ......
dontium stm32/stm8
TMS570LS3137 SPI传输中的数据配置
222903 222904 222905 上图是我写的一段SPI测试程序,目的是用SPI向10片M25P64flash芯片发送读取ID的命令,再通过SPI总线把这些ID接收回来 片选用了gioA和gioB的一共10个接口,发送和接收 ......
XY 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 235  1408  107  384  2246  7  58  48  5  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved