电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC905M000DGR

产品描述LVDS Output Clock Oscillator, 905MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC905M000DGR概述

LVDS Output Clock Oscillator, 905MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC905M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率905 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
串口转以太网模块方案
串口转以太网模块方案...
taburiss001 微控制器 MCU
2021安森美安富利RSL10蓝牙SoC开发设计赛第三帖(再改例程)
在主办方提供的开发板中可以直接下载例程的还有RSL10-SENSE-DB-GEVK这个板: 535455 与另外一块相似板区别在于有下载口,可以利用另外提供的JLINK调试器下载用户程序,只需焊上一个5针排 ......
7905 物联网大赛方案集锦
EEworld版主规则(2017年8月1日起执行)
申请要求1、注册EEworld时间不少于3个月或威望不低于100,在本社区无不良记录。2、熟悉所申请版块的相关技术和知识。3、能够热心参与技术讨论和版块建设。 具体职责1、技术讨论内容的发帖、回 ......
eric_wang 为我们提建议&公告
晒WEBENCH设计的过程+15V电源设计
15V电源在IGBT驱动中非常常用,用webench设计过程如下 输入参数: 168953 168954 168955 工作模式分析: 168956 原理图如下: 168957 ...
buer1209 模拟与混合信号
探头的基本信息
模拟通道探头包括无源/有源电压探头,高压探头,差分探头,电流探头。数字通道的探头有提供多种连接附件方便与被测物相连接。 探头类型 带宽 描述 有源电压探头 750 MHz - 6 ......
安_然 测试/测量
怎么让多个ZIGBEE同步闪烁?
由于刚刚接触ZIGBEE,我很疑惑怎么才能发送一个信号后,让多个ZIGBEE判断信号后同时闪烁LED?...
jsxykj1 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 891  1241  265  1946  490  52  51  4  14  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved