电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UC1396M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1396MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UC1396M00DGR概述

CMOS/TTL Output Clock Oscillator, 1396MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UC1396M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1396 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
紧急求助:FBS40MC与Weinview触摸屏问题
Weinview触摸屏运算的浮点数据怎么传不进FBS40MC-PLC的D区寄存器里面,以前用FBS20MN的D区都可以认浮点数据,FBS40MC的怎么不可以呢,请问怎么样才能把Weinview触摸屏运算的浮点数据传进或让D区 ......
eeleader 工业自动化与控制
PADS的3D的视图
1、打开PADS layout 的 PCB文件 2、设置元件属性 右元件,在菜单中选择Attribute..... 105003 在弹出的对话框中的group中点下拉,选择Geometry 105004 点右侧的ADD 105005 在增 ......
dontium PCB设计
好多DSP的优秀学位论文,现在有96篇
http://www.docin.com/mydoc-10414446-1.html&folderId=68862 96篇DSP的优秀学位论文,里面还有嵌入式LINUX,VXWORKS的论文,...
dingguoyu 嵌入式系统
MSP430常用寄存器(中文资料)
中文的msp430寄存器集合,方便写代码时查阅 89331 89332...
hytz845 微控制器 MCU
了解电容的Q值和D值
在做射频的时候,选择电感电容时特别关注他们的Q值,那什么是Q值呢?Q值是什么意思,它为什么重要? 品质因数Q:表征一个储能器件(如电感线圈、电容等)、谐振电路所储能量同每周损耗能量之 ......
qwqwqw2088 能源基础设施
求助关于信捷PLC的脉冲输出问题
现在遇到一个问题,我控制3个轴电机的脉冲输出,分别从Y0,Y1,Y2输出 程序用的是在流程中进行脉冲输出,如果没有Y2的输出指令,工作是正常的,加入加入了Y2脉冲输出指令,即使没有执行Y2输出,Y0 ......
eeleader 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 140  2922  713  156  2406  46  3  48  58  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved