电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB812M000DG

产品描述LVDS Output Clock Oscillator, 812MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB812M000DG概述

LVDS Output Clock Oscillator, 812MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB812M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率812 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
三极管的H桥与场效应管的H桥电路在原理上跟功能上有什么不同?
三极管的H桥与场效应管的H桥电路在原理上跟功能上有什么不同?大神帮忙讲解, 比如二者的输出,输入,同样输入信号输出信号是否一样? 有没有这种可能,MOS管让信号变得更加平滑,或者是MOS输 ......
shijizai 模拟电子
FPGA中编译错误错误
Error: Tcl error: package "rtl" isn't loaded statically是什么错误,网上查不到解决法案?谢谢了!:)...
水木秋寒 FPGA/CPLD
MSP430AD,DA为什么不能同时工作
http://ad-apac.doubleclick.net/ad/N3736.EEWORLD/B2649702.6;sz=100x250 msp430 AD和DA都可以单独工作,但放在一起就没用了。求大神解决一 下,给个具体解决方案,程序如下: http ......
Mr.ma 微控制器 MCU
mc39i启动的问题
请教一下如何判断GPRS模块MC39I已经启动了?我做了一个ARM通过GPRS模块MC39I上网的板子,测得MC39I vdd 针脚的电压为2.99V,但CCVCC针脚的电压却是0.12V,请问这时MC39I是否已经启动了?如果已 ......
babaluosha 嵌入式系统
你有多久没在家过元宵节了
学校毕业后基本都在外面,每年在家的时间也就大概十几天。已经十多年没在家过元宵节了。 你们呢。 ...
采样电阻 聊聊、笑笑、闹闹
为什么*** error 65: access violation at C:0x0A00 : no 'execute/read' permission
如题,我执行主程序main到结束号 } 时,总有这个错误,那个地址是空的,这是怎么回事啊...
manbuzhe 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 845  18  1956  342  2491  18  1  40  7  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved