电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB1274M00DGR

产品描述LVDS Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB1274M00DGR概述

LVDS Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB1274M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1274 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【TI视频】易电源的前世今生
本动画短片为您展示TI易电源(SIMPLE SWITCHER)的前世今生。 TI易电源微型模块和微型稳压器将易用性和高性能融合到一个小尺寸解决方案中。无论您的应用是需要上佳的 EMI 与热性能,还是高输出 ......
德州仪器 模拟与混合信号
我根据AD转换值产生PWM波,调试出问题
//ICC-AVR application builder : 2011-8-26 下午 08:01:50// Target : M16// Crystal: 7.3728Mhz #include <iom16v.h>#include <macros.h>#define LCD_RS PC7#define LCD_RW PC6#defi ......
guowj513 Microchip MCU
BLUEMICROSYSTEM1中MotionAR算法要怎么在别的工程里使用啊
想在别的工程里使用这个算法,具体要怎么操作呢?现在移植过去各种问题 ...
sogaside MEMS传感器
F2812:FLASH引导模式下在线调试(代码放在ram中),0x3F7FF6放置什么样的跳转指令呀? ...
以前记得看过一个帖子,说在0x3F7FF6~0x3F7FF7(片内FLASH最后两个字)处放一条跳转指令:LB 0x3F8000,而0x3F8000处通常也是一条跳转指令:LB _C_int00,这样就跳转到ram中应用程序的入口处执 ......
babaluosha 微控制器 MCU
tcpmp播放问题
我的2440板子上,CE下放TCPMP081的程序,播放文件时没图象,进度条有走,不知道是什么问题(呵呵刚学搞的,很多不懂)哪位高手能解答下 用MIDIPLAY可以正常播放,显示是2D加速的SM501,666格式的. ......
wanglicha 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2193  2463  1466  123  707  47  13  23  57  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved