电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KA268M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 268MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KA268M000DGR概述

CMOS/TTL Output Clock Oscillator, 268MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KA268M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率268 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
专业解密
各种并口和USB口的软件狗 可编程逻辑器件GAL16V8、GAL16V8A、GAL16V8B、GAL16V8D、PALCE16V8H、PALCE16V8Q、ISPLSI1016、ISPLSI1024、ISPLSI1032、EPM7032LC44、EPM7064LC44XC9536,XC9572,XC95 ......
rain 单片机
分享一个精心调整的迟滞比较器
前一段时间在学习迟滞比较器 496016然后我想做一个比较器: 输入电压<12V时,输出高; 输入电压>2V时,输出低; 思考后,发现通常的迟滞比较器实现不了这个功能。 因为迟滞 ......
sfcsdc 模拟电子
求单片机应用设计课程设计
有哪位好心人可以帮助???急需!!!谢啦!...
jamy001 嵌入式系统
新人PCB设计
本人大二,寒假刚刚开始学画pcb,这是我画的第一块pcb,请大神帮忙看看,指点指点。(三级放大):)281761 281762 281763281764281765 ...
冷冷阿 PCB设计
请问EVC和.NET编写出来的CE程序有差别吗?
我是菜鸟,我是学.NET的,最近一直在学WINCE的程序,我有一个GPS一体机使用的是WINCE4.2的内核,我在论坛上看这种机器的程序是用EVC编写的,我想问可以用.NET的VS2005或2003编写吗?C++我学的不熟,我 ......
luodennis 嵌入式系统
为何P1.3一直为低电平,导致按键没有作用
请大神帮忙看下,就这么一个简单的程序 就是不知道错误在哪里??????急 #include"msp430g2553.h" void main(void) { WDTCTL=WDTPW+WDTHOLD; P1DIR=0X01; P1OUT|=BIT0; P1REN ......
tuibiannie 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 749  296  2231  2497  775  12  4  28  25  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved