电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KC984M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 984MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KC984M000DGR概述

CMOS/TTL Output Clock Oscillator, 984MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KC984M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率984 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
庆科 EMW3162-P 开发板---开箱测试及硬件分析
终于收到EMW3162-P开发板了,感谢论坛给予这个评测机会,还因为这个机会得到另外一个套件,真是开心 。先简单给大家分享一下EMW3162-P开发板的开箱图及初次试用体验。先给大家开箱图片261477 26 ......
qwerghf 无线连接
AIGaN/GaN H EMT功率放大器设计
在小信号 参数不适于微波功率放大器的设计而大信号 参数不易获得的情况下,利用ADS软件,采用负载牵引法和输入端共轭匹配, 成功的设计出A1GaN/GaN HEMT微波功率放大器。为了解决晶体管端口出 ......
啊小罗 无线连接
单片机C程序设计及应用实例.part1
单片机C程序设计及应用实例.part1...
20023974 DIY/开源硬件专区
2440学习记录(二)vivi的编译体验
本帖最后由 lonerzf 于 2014-7-17 17:40 编辑 vivi的编译主要就是体验一下这个配置过程。 为了更多遇到问题,这里不用CentOS,而用ubuntu 10.04。 据说编译vivi只能用cross-2.95.3.tar.bz2 ......
lonerzf Linux开发
0V2640-test-Tool怎样和Open1081的OV2640模块连接?
下载了0V2640-test-Tool.exe软件,例程也下载了,但是每次打开串口就会提示端口无效,然后就退出了。还需要设置哪些参数吗? 177495 ...
dcexpert 无线连接
请问这几个是什么元件
请问这几个是什么元件 ...
liunixy 分立器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1480  161  681  2815  2520  47  37  3  15  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved