电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UC602M000DG

产品描述CMOS/TTL Output Clock Oscillator, 602MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UC602M000DG概述

CMOS/TTL Output Clock Oscillator, 602MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UC602M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率602 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
不懂,救急。找不到里面的元器件。
急需。 ...
乔乔帮主 PCB设计
高可靠容错MIL-STD-1553A/B总线控制器IP核
FBIP1553FT ——高可靠容错MIL-STD-1553A/B总线控制器IP核 1.遵循MIL-STD-1553A/B标准,支持MIL-STD-1553A/B规定的全部协议 2.可由软件配置为BC、BM或者RT 3.寄存器操作同BU6158X完全兼容 ......
jonluo FPGA/CPLD
MCUXpressoIDE_10.0.0_344使用过程中和其它软件冲突
我使用的是MCUXpressoIDE_10.0.0_344,第一次使用编译时出现以下错误Couldn't reserve space for cygwin's heap 然后我上网白百度了一下,有别人出现这样的情况,但不是同一个软件。虽然不明白 ......
陈纬 NXP MCU
c2000 的SRIO错误侦测和管理机制
本帖最后由 Jacktang 于 2018-1-27 17:50 编辑 SRIO的错误处理的基本原理和方式,其中部分是参考于协议,当然也基于TI的东西做了相应说明。特贴上来供大家讨论,希望对大家能有帮助。 ......
Jacktang 微控制器 MCU
TriQuint和RFMD已合并,目前是全新的全球射频解决方案领先企业Qorvo。
430896430895 此内容由EEWORLD论坛网友btty038原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
btty038 无线连接
最近忙了!
最近忙了,最近一直很少逛论坛!:Sad: 申请的开发套件被闲置一周了!眼看就只有一周就要交板子了!我真的不好意思!对不起板子!:Cry: 更对不起我们论坛这次活动啊!我特此申请:soso姐能不能让 ......
汉江之源 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2394  1439  58  2723  907  26  19  17  21  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved