电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA790M000DG

产品描述CMOS/TTL Output Clock Oscillator, 790MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QA790M000DG概述

CMOS/TTL Output Clock Oscillator, 790MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA790M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率790 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TFT屏驱动芯片HX8238的驱动问题,请进来看看,多谢了!
采用的屏是比亚迪的3.5寸TFT屏,下面是TFT屏驱动芯片HX8238的资料: HX8238的时序图 http://lh4.ggpht.com/lijinyan3000/SP_47v0CnNI/AAAAAAAAASw/TmVl3g-z6hA/s800/LCD屏数据1.JPG HX8238 ......
ruohanlee 嵌入式系统
超级电容的极性怎么确定
想用超级电容对比测试不同情况下的功耗问题,由于是测试使用,没有提太多要求,就让采购随便买了,5.5V/1F的。 不过东西拿到手后没办法确定电容的极性,这种电容应该是铝电解电容吧,那样应该 ......
jishuaihu 综合技术交流
关于C的问题
while(gets(input)!=NULL){这样的代码可能会出现什么问题?...
奔跑的蜗牛 嵌入式系统
求自制PCB的最简方法
小弟我一向喜欢小制作,画了PCB也不会弄!求各位高手教导教导!!小弟无限感激!最好附图说明!!...
xuwangqing PCB设计
单片机实现液晶显示
串口液晶屏 实现方式: 1. 对外接口采用串口,无需改动设 ......
lilbi 嵌入式系统
请问关于max3421e的spi读写问题
要做个Arduino mega 2560接max3421 eval kit后连接键盘的读写测试 pinctl register的fdupspi有写入1 用spi给max3421的gpout读写都没有问题 但是除了usbctl(r15),pinctl(r17),iopins1(r20), ......
special017 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2459  1544  385  1239  2523  38  45  20  44  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved