电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UA430M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 430MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UA430M000DGR概述

CMOS/TTL Output Clock Oscillator, 430MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UA430M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率430 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
vivado学习3-生成BOOT.bin
接上一篇帖子 vivado学习2-自定义IP核 - FPGA/CPLD - 电子工程世界-论坛 https://bbs.eeworld.com.cn/thread-509154-1-1.html 上个帖子白丁给了我一赞,昨晚再接再厉 上个帖子已对IP的时 ......
suoma FPGA/CPLD
用wiki,在论坛建我们自己的资源库,流量要往eeworld引,厂商的钱要往论坛搬
本帖最后由 辛昕 于 2015-11-6 01:26 编辑 这里说的资源并不是 下载中心 那种资料。 而是指我们自己的活动,DIY项目的成果整理。是属于我们自己的,独特的东西。 ......
辛昕 为我们提建议&公告
初学者的困惑
MPLAB ASM30 与MPLAB C30的区别是什么?都可以编译dspic30F6010A吗?是不是ASM30是针对汇编语言,C30是针对C语言?...
1004618390 DSP 与 ARM 处理器
ISE这个报警什么原因??
ISE这个报警什么原因??...
pyy1980 FPGA/CPLD
请把这个帖尽可能转帖吧~~~
也是跟zhaojun_xf讨论获得的灵感。好东西要多多与人分享嘛 所以,想请大家帮个忙,将这个帖尽可能转帖:超详细,【规整帖】恩智浦 LPC1000社区精华帖https://bbs.eeworld.com.cn/thread-107824- ......
soso NXP MCU
LaunchPad C2000求助
我用的是CCS4.12,为什么编译时总是提示F2802x_DEVICE.H中的stdbool.h找不到,是我的系统中没有这个头文件吗?怎么解决呢,网上搜了好长时间都找不到方法...
hou_kang 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1847  2033  2046  1212  2865  29  24  20  14  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved