电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA347M000DGR

产品描述LVPECL Output Clock Oscillator, 347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA347M000DGR概述

LVPECL Output Clock Oscillator, 347MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA347M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率347 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于pwm问题
pwm实验里,调整占空比,如图中led0pwmval值从0变到301,301变到0,为什么这样?不是应该输入一个固定的值表示吗?:puzzle: ...
1303234257 stm32/stm8
playsound1
我用visual stdio 的template建了个pda的os project 在这个project下面加了个 用于播放wave file的subproject 可以通过build 但是运行这个subproject的时候没有反应 没有任何声音播放 (我 ......
xuxiumei1987 嵌入式系统
吉时利增强了S530参数测试系统的测量功能(转)
吉时利仪器公司增强半导体行业性价比最高的高速生产参数测试方案——S530参数测试系统的功能。由于有吉时利测试环境软件(KTE V5.4)的支持,S530目前配置为48引脚全Kelvin开关以及脉冲发生、 ......
Jack_ma 测试/测量
【已解决】GD32F307RCT6,以太网初始化时不能完成软复位(SWR位一直为1)
本帖最后由 lerm 于 2021-7-1 09:37 编辑 最近在调GD32F307RCT6单片机的以太网功能模块,遇到下列问题无法解决: 1. 如图1和图2所示,以太网初始化过程有一个步骤是要等到ENET_DMA_BCTL寄 ......
lerm GD32 MCU
测浮地的电压有什么好办法?
测浮地的电压有什么好办法? 手头没有差分探头。...
安_然 测试/测量
TI - HEV/EV电池管理系统中的标准放大器功能
混合动力电动汽车(HEV)和电动汽车(EV)之所以备受欢迎,是因为它们具有低(零)排放和低维护要求,同时提供了更高的效率和驱动性能。新的HEV/EV公司方兴未艾,而且现有的汽车制造商正大 ......
Aguilera 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1039  2782  2479  986  2234  17  15  47  25  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved