电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC676M000DG

产品描述LVPECL Output Clock Oscillator, 676MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC676M000DG概述

LVPECL Output Clock Oscillator, 676MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC676M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率676 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电路设计漫谈之你练到了第几层?
小熊在一些网站上发现了一些比较好的博文,比方说:电路设计漫谈就是一个比较好的博文,笔者收集的电路设计漫谈共有10篇,笔者会陆续定期推出每一篇,暂定为每周至少有一篇,有兴趣而且觉得对自 ......
Fireflye 电源技术
关于AT^SCFG命令问题,望高手指点
AT^SCFG中可以进行URC destination interface 设置。以下为发送命令格式: Write Command Configure URC destination interface: AT^SCFG="URC/DstIfc" Response(s) ^SCFG: "URC/DstIfc" ......
zizimolan 嵌入式系统
【Perf-V评测】+串行通讯功能的测试
本帖最后由 jinglixixi 于 2021-5-24 10:22 编辑 串口通讯和点灯程序等都是程序程序测试的基本示例,但在Perf-V开发板的例程中,却将这个功能放置到了蜂鸟DEMO中,而非是在FPGA DEMO中来提供 ......
jinglixixi FPGA/CPLD
请高手帮助分析这个电路,
file:///C:/Documents%20and%20Settings/Administrator/桌面电路输入为峰峰值为500mv左右的正旋波频率是70Hz左右(分E1E2两路),E0为接地端,在E1出输入正弦波,经过几级放大(U3用的是LM258P ......
shuiyue200 模拟电子
POSIX相关问题
您好: 1. 我要获得系统的绝对时间,POSIX提供了clock_gettime()这个函数,通过这个函数填充了结构体timespec,返回的应该是(sec,nsec),但是这个函数在调用前 似乎需要做一些 ......
qqz DSP 与 ARM 处理器
pcb布线经验精华
有大量的图片,经验高手告诉你如何实战! ...
lanrenjian PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1418  1554  98  1395  1157  55  40  17  47  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved