电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC897M000DGR

产品描述LVDS Output Clock Oscillator, 897MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC897M000DGR概述

LVDS Output Clock Oscillator, 897MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC897M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率897 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
分享嵌入式视频基本原理
网上看到觉得不错,故分之 51055...
ddllxxrr 嵌入式系统
pcb刚入门,求指导一下,谢谢了
pcb走线完成好了,DRC检查也没问题了,这样子可以去打板了吗,过孔方面是不是存在问题呢?...
生来不会 PCB设计
用Launchpad做的频率测量,12864串口显示
今天刚做的,用Launchpad做的频率测量,12864串口显示。...
ice0107 微控制器 MCU
lighttpd支持PHP吗?
使用A5的板子 请问:lighttpd支持PHP吗? 我看到系统默认开启了lighttpd web服务器,能访问到初始网页。 问题:这个lighttpd支持PHP吗?我要做一个动态web网页,需要用到php. 答:放到 linu ......
明远智睿Lan 综合技术交流
Beaglebone外围电路ee_fpga_cape调试记录(五) - CAN
最近这几天在调试can,终于有了些紧张,上电图吧 看我的测试平台 99763 连接关系 99764 测试相关结果:root@am335x-evm:~# cansend can1 -i 0x10 0x11 0x22 0x33 0x44 0x55 0x66 0x77 ......
chenzhufly DSP 与 ARM 处理器
BlueNRG-1 睡眠模式下IO口如何保持问题
我在测试BLUENRG-1的睡眠模式功能。看了官方文档,IO口在睡眠模式下,除了几个IO口有内部IO9, IO0, IO11,其他都是高阻态。这就引出一个问题,如何保持IO口状态的问题。在CPU_HALT的模式是没 ......
kingk 意法半导体-低功耗射频

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1851  1755  2393  746  2150  6  40  5  53  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved