电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATGB17.920/19.440

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GATGB17.920/19.440概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATGB17.920/19.440规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
IAR下载时出现Failed to get cpu status after 4 retries Retry
用的是J-Link,下载时显示Failed to get cpu status after 4 retries Retry,求各位大佬答疑解惑 ...
zjr4365 ARM技术
关于AD转换问题
我最近对8位ADC0809模数转换器进行了小小的分析,请问一下对转换过来的数据有没有误差呀, 比如采用10V的参考电压(Vref+ = 10V ,Vref- 接地),当模拟输入电压为4.5V时,根据公式 (X / 255 )*1 ......
bg7jw 嵌入式系统
嵌入式 工作实习咨询
小弟读大三下了,学了一段时间嵌入式linux 由于学校没有开相关课程,所以都是自学的 假期想去找个公司实习一下 大四准备去找相关工作,但是在网上搜索了一下 感觉招聘相关的公司很少 ......
ctzl2007314 嵌入式系统
蓝牙主机从机地址互绑通信测试
## 蓝牙主机从机地址互绑通信测试 ###本次教程实现蓝牙主机从机之间的绑定,方便两个设备之间进行数据通信。(所以需要两个蓝牙模块) ###蓝牙配置主从模式宽一点说需从四个方面:名字、波特 ......
bqgup 无线连接
在CCS5.5.0中如何将代码烧写到DSP28335的Flash中
发现之前想的有点小问题,现在想的是,在烧写程序前不必将Boot mode选择为1111,只需要将cmd文件替换为F28335.cmd,然后load程序,之后再将Boot mode选为1111,即FLASH启动,个人猜测,未验证。 ......
Aguilera 微控制器 MCU
WinCE下面memory stick的驱动
那位大虾有WinCE 5.0下面记忆棒驱动的sample 或者有该驱动的sample, 或者指导大概思路给个思路也行, 小弟在此谢谢了。 ...
lockwe 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 736  1178  545  798  1872  44  8  38  3  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved