电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB976M000DGR

产品描述LVDS Output Clock Oscillator, 976MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB976M000DGR概述

LVDS Output Clock Oscillator, 976MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB976M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率976 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【讨论】请教LCD发面的问题
我最近要用430开发产品,由于是初学,在lcd应用上有些不清楚。请教各位:是选择带lcd驱动的430好呢?还是直接用现有的lcd模块?哪个方便简单些呢?谢谢了...
hurdy 微控制器 MCU
各位路过大侠,请留步,帮帮我吧
我的问题是SD卡驱动问题! wince5 没更新过,硬件 at91sam9261,用的官方bsp sd卡驱动,出现如下问题: SD/MMC card insertion detected SDMMC:InitDisk with pDisk 0x3b7fa0 SDCard Initi ......
yb2004 嵌入式系统
高速pcb设计工具的解决方案的剖析与探讨
很久以来就想写些高速方面的东西,但想了想,自己一家之言,难免观点片面,以偏概全,所以写成讨论贴的形式,让对高速设计都有经验的朋友都来参与讨论,把自己的见解都说出来,如此百花争鸣,就 ......
clj2004000 PCB设计
【问TI】LM3S的ADC为什么没有提高?
LM3S811 ADC模块的转换分辨率为10位,支持4咯输入通道以及一个内部温度传感器。 为什么M3还是只有10位呢? 前阵子看台湾新塘的M0 ( NUC120) 他们的手册里写了有12位的ADC的 为什么M3 ......
常见泽1 微控制器 MCU
{if (LED & 0x80) DAT164 = 1; else DAT164 = 0;
{if (LED & 0x80) DAT164 = 1; else DAT164 = 0; 这句话如何解,是不是数码管的数据与上0x80显示为9的话 164数据位打开,否则关闭???...
langtou519 嵌入式系统
数字万用表测量交流电压电流的原理
32627...
我爱测试测量 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1348  326  2266  253  2610  46  16  18  38  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved