电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB971M000DG

产品描述LVPECL Output Clock Oscillator, 971MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB971M000DG概述

LVPECL Output Clock Oscillator, 971MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB971M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率971 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【设计工具】IPTV系统中FPGA供电要求的复杂性及其解决方案分析
目前越来越多的家用电器从低速的拨号上网向宽带互联网接入或互联网协议电视(IPTV)转移,尤其是IPTV有望在中国获得快速的发展。比较而言,IPTV的基础设施成本相当低,因为这种方法不需要铜轴电缆 ......
GONGHCU FPGA/CPLD
求大牛解读代码!!
这是我买51时送的单片机例程,现在时间仓促,我想从里面提取红外接收的那一部分用于控制四个电机的加减速,正反转,谁能帮我解读下 :Sad: 程序代码如下: /******************** ......
马铃薯疯子 51单片机
点读笔的原理是什么?是靠什么提高点读准确率的?
给娃买了个点读笔用来读绘本,看宣传说是不限书籍准确率99%,结果没读一会娃就和点读笔打起来了,不断的在纠正点读笔读错了 比如“黑暗”扫描出来是“黑帽”…&he ......
eric_wang 聊聊、笑笑、闹闹
各种二极管的资料
今天看到论坛,这个月是二极管活动月,这是我整理的二极管资料,希望对大家有用。...
zzq宁静致远 模拟电子
【最爱MSP432】+学习课程心得,时钟配置及资料
本帖最后由 led2015 于 2016-10-23 22:11 编辑 这次学习了MSP432TM MCUS 培训的课程,概述,高性能的CORTEX-M4F内核,中断管理,电源系统,时钟系统,存储系统,数字外设,模拟外设,安全与 ......
led2015 微控制器 MCU
关于IIC的地址问题
各位兄弟 请问IIC从设备的地址是怎么设置的?不是物理地址吧?是不是芯片自己定义的? 我这有个程序是关于2410通过IIC向AT24C02(EEPROM)中写数据和读取数据的 为什么这里面设置了两个从 ......
wanghongzhi1986 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 476  1751  1708  375  1404  49  54  53  34  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved