电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LV165AD,112

产品描述74LV165A - 8-bit parallel-in/serial-out shift register SOP 16-Pin
产品类别逻辑    逻辑   
文件大小791KB,共19页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 详细参数 选型对比 全文预览

74LV165AD,112概述

74LV165A - 8-bit parallel-in/serial-out shift register SOP 16-Pin

74LV165AD,112规格参数

参数名称属性值
Brand NameNexperia
厂商名称Nexperia
零件包装代码SOP
包装说明3.90 MM, GREEN, PLASTIC, MS-012, SOT-109-1, SOP-16
针数16
制造商包装代码SOT109-1
Reach Compliance Codecompliant
Samacsys Description74LV165A - 8-bit parallel-in/serial-out shift register@en-us
计数方向RIGHT
系列LV/LV-A/LVX/H
JESD-30 代码R-PDSO-G16
JESD-609代码e4
长度9.9 mm
逻辑集成电路类型PARALLEL IN SERIAL OUT
湿度敏感等级1
位数8
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
输出极性COMPLEMENTARY
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
传播延迟(tpd)26 ns
座面最大高度1.75 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度3.9 mm
最小 fmax90 MHz
Base Number Matches1

文档预览

下载PDF文档
74LV165A
8-bit parallel-in/serial-out shift register
Rev. 4 — 28 March 2014
Product data sheet
1. General description
The 74LV165A is an 8-bit parallel-load or serial-in shift register with complementary serial
outputs (Q7 and Q7) available from the last stage. When the parallel-load input (PL) is
LOW, parallel data from the inputs D0 to D7 are loaded into the register asynchronously.
When input PL is HIGH, data enters the register serially at the input DS. It shifts one place
to the right (Q0 Q1 Q2, etc.) with each positive-going clock transition. This feature
allows parallel-to-serial converter expansion by tying the output Q7 to the input DS of the
succeeding stage.
The clock input is a gate-OR structure which allows one input to be used as an active
LOW clock enable input (CE) input. The pin assignment for the inputs CP and CE is
arbitrary and can be reversed for layout convenience. The LOW-to-HIGH transition of the
input CE should only take place while CP HIGH for predictable operation.
Schmitt-trigger action at all inputs, makes the circuit tolerant for slower input rise and fall
times. It is fully specified for partial-power-down applications using I
OFF
. The I
OFF
circuitry
disables the output, preventing the damaging current backflow through the device when it
is powered down.
2. Features and benefits
Wide supply voltage range from 2.0 V to 5.5 V
Synchronous parallel-to-serial applications
Synchronous serial input for easy expansion
Latch-up performance exceeds 250 mA
CMOS LOW power consumption
5.5 V tolerant inputs/outputs
Direct interface with TTL levels (2.7 V to 3.6 V)
Power-down mode
Complies with JEDEC standards:
JESD8-5 (2.3 V to 2.7 V)
JESD8B/JESD36 (2.7 V to 3.6 V)
JESD8-1A (4.5 V to 5.5 V)
ESD protection:
HBM JESD22-A114-A exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
Specified from
40 C
to +85
C

74LV165AD,112相似产品对比

74LV165AD,112 74LV165APW,118 74LV165AD,118
描述 74LV165A - 8-bit parallel-in/serial-out shift register SOP 16-Pin IC 8BIT SHIFT REGISTER 16TSSOP
Brand Name Nexperia Nexperia Nexperia
厂商名称 Nexperia Nexperia Nexperia
零件包装代码 SOP TSSOP SOP
包装说明 3.90 MM, GREEN, PLASTIC, MS-012, SOT-109-1, SOP-16 4.40 MM, GREEN, PLASTIC, MO-153, SOT-403-1, TSSOP-16 SOP,
针数 16 16 16
制造商包装代码 SOT109-1 SOT403-1 SOT109-1
Reach Compliance Code compliant compliant compliant
Samacsys Description 74LV165A - 8-bit parallel-in/serial-out shift register@en-us 74LV165A - 8-bit parallel-in/serial-out shift register@en-us 74LV165A - 8-bit parallel-in/serial-out shift register@en-us
计数方向 RIGHT RIGHT RIGHT
系列 LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H
JESD-30 代码 R-PDSO-G16 R-PDSO-G16 R-PDSO-G16
JESD-609代码 e4 e4 e4
长度 9.9 mm 5 mm 9.9 mm
逻辑集成电路类型 PARALLEL IN SERIAL OUT PARALLEL IN SERIAL OUT PARALLEL IN SERIAL OUT
湿度敏感等级 1 1 1
位数 8 8 8
功能数量 1 1 1
端子数量 16 16 16
最高工作温度 85 °C 85 °C 85 °C
最低工作温度 -40 °C -40 °C -40 °C
输出极性 COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP TSSOP SOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE
峰值回流温度(摄氏度) 260 260 260
传播延迟(tpd) 26 ns 26 ns 26 ns
座面最大高度 1.75 mm 1.1 mm 1.75 mm
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 2 V 2 V 2 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES
技术 CMOS CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子面层 Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式 GULL WING GULL WING GULL WING
端子节距 1.27 mm 0.65 mm 1.27 mm
端子位置 DUAL DUAL DUAL
处于峰值回流温度下的最长时间 30 30 30
触发器类型 POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE
宽度 3.9 mm 4.4 mm 3.9 mm
最小 fmax 90 MHz 90 MHz 90 MHz
Base Number Matches 1 1 1
春节一个人外地
有没有也是一个人外地过年的呢?你们怎么安排的...
elvike 聊聊、笑笑、闹闹
EMC/ EMI测试经验谈
处理EMI EMC相关注意事项: 1.把噪音电路节点的PCB铜箔面积最大限度地减小;如开关管的漏极、集电极,初次级绕组的节点等。 2.使输入和输出端远离噪音元件,如变压器线包,变压器磁芯, ......
木犯001号 电源技术
EEWORLD大学堂----变频器原理与应用 哈工大
变频器原理与应用 哈工大:https://training.eeworld.com.cn/course/5997?本课程为哈尔滨工业大学李久胜教授主讲的变频器原理与应用精品课程教学视频,全套课程共36学时。变频器主电路是给异步 ......
抛砖引玉 电源技术
CSM代码安全模块常见问题解答
命名规则 -- CSM: Code Security Module 代码安全模块 -- ECSL: Emulation Code Security Logic 仿真代码安全逻辑 常见问题 Q: CSM 自动锁定的情况是怎样的? 如果将密码编程到 ......
Jacktang 微控制器 MCU
外接usb网卡不能通的问题
我接了一个usb网卡,然后用网线与另外一台机器直连,能够通,但是连接到switch时,网卡连灯都不闪,网卡连接状态为大红叉,请问怎么解决???...
emaster 嵌入式系统
DVI输出图像选区截取的FPGA实现.pdf
DVI输出图像选区截取的FPGA实现.pdf ...
zxopenljx FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2441  838  2693  1332  875  39  55  29  59  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved