电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP1G18GN

产品描述AUP/ULP/V SERIES, 1 LINE TO 2 LINE MULTIPLEXER AND DEMUX/DECODER, TRUE OUTPUT, PDSO6, 0.90 X 1 MM, 0.35 MM HEIGHT, SOT-1115, SON-6
产品类别逻辑    逻辑   
文件大小211KB,共22页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74AUP1G18GN概述

AUP/ULP/V SERIES, 1 LINE TO 2 LINE MULTIPLEXER AND DEMUX/DECODER, TRUE OUTPUT, PDSO6, 0.90 X 1 MM, 0.35 MM HEIGHT, SOT-1115, SON-6

74AUP1G18GN规格参数

参数名称属性值
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码SON
包装说明0.90 X 1 MM, 0.35 MM HEIGHT, SOT-1115, SON-6
针数6
Reach Compliance Codeunknown
系列AUP/ULP/V
JESD-30 代码R-PDSO-N6
JESD-609代码e3
长度1 mm
逻辑集成电路类型MULTIPLEXER AND DEMUX/DECODER
湿度敏感等级1
功能数量1
输入次数1
输出次数2
端子数量6
最高工作温度125 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
传播延迟(tpd)18.9 ns
认证状态Not Qualified
座面最大高度0.35 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)0.8 V
标称供电电压 (Vsup)1.1 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层TIN
端子形式NO LEAD
端子节距0.3 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度0.9 mm
Base Number Matches1

文档预览

下载PDF文档
74AUP1G18
Low-power 1-of-2 demultiplexer with 3-state deselected
output
Rev. 5 — 3 July 2012
Product data sheet
1. General description
The 74AUP1G18 provides a 1-of-2 non-inverting demultiplexer with 3-state output. The
74AUP1G18 buffers the data on input pin (A) and passes it either to output 1Y or 2Y,
depending on whether the state of the select input pin (S) is LOW or HIGH.
Schmitt trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V. This device ensures a very low
static and dynamic power consumption across the entire V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial Power-down applications using I
OFF
.
The I
OFF
circuitry disables the output, preventing the damaging backflow current through
the device when it is powered down.
2. Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F Class 3A exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; I
CC
= 0.9
A
(maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial Power-down mode operation
Multiple package options
Specified from
40 C
to +85
C
and
40 C
to +125
C

74AUP1G18GN相似产品对比

74AUP1G18GN 74AUP1G18GS
描述 AUP/ULP/V SERIES, 1 LINE TO 2 LINE MULTIPLEXER AND DEMUX/DECODER, TRUE OUTPUT, PDSO6, 0.90 X 1 MM, 0.35 MM HEIGHT, SOT-1115, SON-6 AUP/ULP/V SERIES, 1 LINE TO 2 LINE MULTIPLEXER AND DEMUX/DECODER, TRUE OUTPUT, PDSO6, 1 X 1 MM, 0.35 MM HEIGHT, SOT-1202, SON-6
是否Rohs认证 符合 符合
厂商名称 NXP(恩智浦) NXP(恩智浦)
零件包装代码 SON SON
包装说明 0.90 X 1 MM, 0.35 MM HEIGHT, SOT-1115, SON-6 1 X 1 MM, 0.35 MM HEIGHT, SOT-1202, SON-6
针数 6 6
Reach Compliance Code unknown unknown
系列 AUP/ULP/V AUP/ULP/V
JESD-30 代码 R-PDSO-N6 S-PDSO-N6
JESD-609代码 e3 e3
长度 1 mm 1 mm
逻辑集成电路类型 MULTIPLEXER AND DEMUX/DECODER MULTIPLEXER AND DEMUX/DECODER
湿度敏感等级 1 1
功能数量 1 1
输入次数 1 1
输出次数 2 2
端子数量 6 6
最高工作温度 125 °C 125 °C
最低工作温度 -40 °C -40 °C
输出特性 3-STATE 3-STATE
输出极性 TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SON VSON
封装形状 RECTANGULAR SQUARE
封装形式 SMALL OUTLINE SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度) 260 260
传播延迟(tpd) 18.9 ns 18.9 ns
认证状态 Not Qualified Not Qualified
座面最大高度 0.35 mm 0.35 mm
最大供电电压 (Vsup) 3.6 V 3.6 V
最小供电电压 (Vsup) 0.8 V 0.8 V
标称供电电压 (Vsup) 1.1 V 1.1 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE
端子面层 TIN TIN
端子形式 NO LEAD NO LEAD
端子节距 0.3 mm 0.35 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 30 30
宽度 0.9 mm 1 mm
Base Number Matches 1 1
新购sanyo的15分钟充电器,拆开给大家看看
http://www.ouravr.com/bbs/bbs_upload38916/files_9/ourdev_254642.JPG 正面,中间两个槽是15分钟,边上两个是30分钟 http://www.ouravr.com/bbs/bbs_upload38916/files_9/ourdev_254643.J ......
songbo 电源技术
【设计工具】 较全的FPGA学习资料
800Mbps准循环LDPC码编码器的FPGA实现CCSDS星载图像压缩模块的FPGA设计与实现FPGA和Nios_软核的语音识别系统的研究RC4加密算法的FPGA设计与实现多FPGA系统中自定义高速串行数据接口设计高速专用 ......
GONGHCU FPGA/CPLD
FPGA按键问题
file:///C:\Users\Suqing\AppData\Roaming\Tencent\Users\1161848701\TIM\WinTemp\RichOle\()@}D}%KV00@P4$H)JORZ41.png 注释打开关掉有区别嘛? 为什么复位信号可以这么写 而按键信号 ......
sudongpo2018 FPGA/CPLD
迪文串口屏详细资料下载
本帖最后由 chenzhufly 于 2014-12-15 14:10 编辑 http://pan.baidu.com/s/1jGDnYGu 百度云上的,挺全,可以看看...
chenzhufly 单片机
分享:光纤通信基础知识
本帖最后由 qwqwqw2088 于 2020-2-4 11:10 编辑 光纤通信的优点   ●通信容量大   ●中继距离长   ●不受电磁干扰   ●资源丰富   ●光纤重量轻、体积小   光通信发展简史 ......
qwqwqw2088 无线连接
传感器
本帖最后由 paulhyde 于 2014-9-15 04:18 编辑 各种传感器资料,我还没看完,先分享一下。。。 ...
274131487 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2834  2192  2727  59  2199  59  20  4  53  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved