电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC1G17GV-Q100,125

产品描述Buffer, LVC/LCX/Z Series, 1-Func, 1-Input, CMOS, PDSO5
产品类别逻辑    逻辑   
文件大小160KB,共15页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74LVC1G17GV-Q100,125概述

Buffer, LVC/LCX/Z Series, 1-Func, 1-Input, CMOS, PDSO5

74LVC1G17GV-Q100,125规格参数

参数名称属性值
厂商名称NXP(恩智浦)
包装说明SSOP,
Reach Compliance Codeunknown
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G5
长度2.9 mm
逻辑集成电路类型BUFFER
功能数量1
输入次数1
端子数量5
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
传播延迟(tpd)14 ns
筛选级别AEC-Q100
座面最大高度1.9 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1.65 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子形式GULL WING
端子节距0.95 mm
端子位置DUAL
宽度1.5 mm
Base Number Matches1

文档预览

下载PDF文档
74LVC1G17-Q100
Single Schmitt trigger buffer
Rev. 1 — 9 July 2012
Product data sheet
1. General description
The 74LVC1G17-Q100 provides a buffer function with Schmitt trigger input. It is capable
of transforming slowly changing input signals into sharply defined outputs.
The input can be driven from either 3.3 V or 5 V devices. This feature allows the use of
this device in a mixed 3.3 V and 5 V environment.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing the damaging backflow current through the device
when it is powered down.
This product has been qualified to the Automotive Electronics Council (AEC) standard
Q100 (Grade 1) and is suitable for use in automotive applications.
2. Features and benefits
Automotive product qualification in accordance with AEC-Q100 (Grade 1)
Specified from
40 C
to +85
C
and from
40 C
to +125
C
Wide supply voltage range from 1.65 V to 5.5 V
High noise immunity
Complies with JEDEC standard
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8B/JESD36 (2.7 V to 3.6 V)
ESD protection:
MIL-STD-883, method 3015 exceeds 2000 V
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V (C = 200 pf, R = 0
)
24
mA output drive (V
CC
= 3.0 V)
CMOS low power consumption
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Unlimited rise and fall times
Inputs accept voltages up to 5 V
Multiple package options

74LVC1G17GV-Q100,125相似产品对比

74LVC1G17GV-Q100,125 74LVC1G17GV-Q100 74LVC1G17GW-Q100 935298483125 74LVC1G17GW-Q100,125
描述 Buffer, LVC/LCX/Z Series, 1-Func, 1-Input, CMOS, PDSO5 buffers & line drivers single schmt trigger 5.5 V ttl buffers & line drivers single schmt trigger 5.5 V ttl LVC/LCX/Z SERIES, 1-INPUT NON-INVERT GATE, PDSO5, 1.25 MM, PLASTIC, MO-203, SC-88A, SOT353-1,TSSOP-5 Buffer, LVC/LCX/Z Series, 1-Func, 1-Input, CMOS, PDSO5
厂商名称 NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
包装说明 SSOP, SSOP, TSSOP, TSSOP, TSSOP,
Reach Compliance Code unknown unknow unknow unknown unknown
系列 LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 R-PDSO-G5 R-PDSO-G5 R-PDSO-G5 R-PDSO-G5 R-PDSO-G5
长度 2.9 mm 2.9 mm 2.05 mm 2.05 mm 2.05 mm
逻辑集成电路类型 BUFFER BUFFER BUFFER BUFFER BUFFER
功能数量 1 1 1 1 1
输入次数 1 1 1 1 1
端子数量 5 5 5 5 5
最高工作温度 125 °C 125 °C 125 °C 125 °C 125 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SSOP SSOP TSSOP TSSOP TSSOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
传播延迟(tpd) 14 ns 14 ns 14 ns 14 ns 14 ns
筛选级别 AEC-Q100 AEC-Q100 AEC-Q100 AEC-Q100 AEC-Q100
座面最大高度 1.9 mm 1.9 mm 1.1 mm 1.1 mm 1.1 mm
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 1.65 V 1.65 V 1.65 V 1.65 V 1.65 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING
端子节距 0.95 mm 0.95 mm 0.65 mm 0.65 mm 0.65 mm
端子位置 DUAL DUAL DUAL DUAL DUAL
宽度 1.5 mm 1.5 mm 1.25 mm 1.25 mm 1.25 mm
Base Number Matches 1 1 1 1 1
JESD-609代码 - e3 e3 e3 -
端子面层 - PURE TIN PURE TIN TIN -
关于GPIO.H的几个函数,香版主请进!!!
u8GPIO_ReadInputDataBit(GPIO_TypeDef*GPIOx,u16GPIO_Pin);//读取GPIOx输入单脚状态u16GPIO_ReadInputData(GPIO_TypeDef*GPIOx);//读取GPIOx的全部输入引脚状态u8GPIO_ReadOutputDataBit( ......
lyylsc stm32/stm8
转让Altera DE2开发板一块,全新
转让Altera DE2开发板一块,几乎全新,需要的请联系semigoodluck@126.com 人在北京,北京的朋友可以当面试板。...
liukekelongman FPGA/CPLD
(转)零基础学FPGA
长期以来很多新入群的菜鸟们总 是在重复的问一些非常简单但是又让新手困惑不解的问题。作为管理员经常要给这些菜鸟们普及基础知识,但是非常不幸的是很多菜鸟怀着一种浮躁的心态来学习 FPGA,总 ......
瓷娃娃 FPGA/CPLD
max plus 怎样设置成没有延时的仿真
max plus 怎样设置成功能仿真 编好程序后进行仿真,仿真波形有延迟,怎样设置才没有延迟,我找了半天也没找到在哪设置 哪位大侠告诉一下再哪设置...
nb533 FPGA/CPLD
低功耗FPGA设计技术
一、前言随着系统功率预算的不断紧缩,迫切需要新型低功率元器件。对通信基础设施而言,电路板冷却、机箱体积小型化以及系统可*性在系统设计中都起着重要的作用。对e-应用,电池寿命、热耗散和 ......
settleinsh FPGA/CPLD
max30100脉搏心率
这模块拿手里已经三周了,现在把Ardunio的代码都移植完成了,然而发现STM32的硬件IIC写连第一步都通不过,模拟的都出来又都是0和255.。。,求解模拟IIC读写,老师任务给我已经好久了:Sad: ...
空心杯 医疗电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1863  855  2020  1184  1199  38  18  41  24  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved