电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA839M000DG

产品描述LVPECL Output Clock Oscillator, 839MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA839M000DG概述

LVPECL Output Clock Oscillator, 839MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA839M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率839 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
真金白银收购各类源代码!!!
本人收购目前成型的软件产品源代码!欢迎手里掌握这些东西的程序员和我联系!要保证代码编译通过,文档齐全,已经形成产品,并在市场中推广!联系QQ:719922751...
xuesong999 嵌入式系统
KiCad 简体中文手册
本帖最后由 taotieren 于 2019-12-18 10:18 编辑 此内容由EEWORLD论坛网友taotieren原创,如需转载或用于商业用途需征得作者同意并注明出处 KiCad 简体中文编译仓库地址: htt ......
taotieren 下载中心专版
DSP芯片的AD是24位
有没有那一款DSP芯片的AD是24位的~求助 ...
木子烦心 DSP 与 ARM 处理器
当上下拉电阻都不开启,此时是浮空模式,可能会造成高功耗的原理是什么
当上下拉电阻都不开启,此时是浮空模式,引脚的电压是不确定的,此模式下的管脚电压会时不时改变,可能会造成高功耗,请问如下图所示,引脚的电压不稳,怎么会造成高功耗呢? 还有是不是模拟 ......
一沙一世 stm32/stm8
逆变器直流侧有源滤波器对不平衡与非线性负载的补偿
逆变器直流侧有源滤波器对不平衡与非线性负载的补偿 摘要:介绍了一种逆变器直流侧有源滤波器系统,这个系统对消除逆变器输入端子处,由于不平衡与非线性负载引起的脉动电流是有效的。对于三 ......
zbz0529 模拟电子
VC5509A的EMU0、EMU1该怎么接?
想做个简单的VC5509A的板子,正在画图。 感觉EMU0及EMU1是无用的,想仅把用到的JTAG引脚接上。 手册中这样说: The TMS320VC5509A uses the JTAG port for boundary scan tests, ......
dontium DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 553  1535  523  1620  1408  5  26  17  50  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved