电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB804M000DG

产品描述LVDS Output Clock Oscillator, 804MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NB804M000DG概述

LVDS Output Clock Oscillator, 804MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB804M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率804 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
国内继兆易半导体的GD32后灵动推出了M0和M3的ARM芯片
本帖最后由 damiaa 于 2016-6-23 10:16 编辑 上海灵动微电子股份有限公司(股票代码:833448) 宣布了两款ARM芯片: MM32X031 MM32X103245262 245263 LDO直接做里面了支持电源2.5V~5V ......
damiaa 单片机
电机驱动器如何做防潮保护
如题,生产环境比较潮湿,出现驱动器报警,怀疑是受潮的原因,用电灯泡或者热吹风烘干就能正常使用。驱动器损坏概率也比较高。作为一个技术男这样描述显然不对,但是我也没有见到故障驱动器,暂 ......
白丁 电机控制
“霸道黑客改了我的大纲”,嫌作者写得太烂,粉丝盗号写两万字新剧情
来源:程序人生 10月31日,起点中文网一位作者的停更公告在社交媒体意外走红。据作者讲述,因自己的小说剧情“写得太烂”,账号被黑客粉丝盗取,这名黑客不仅交代了盗号原因,还替 ......
赵玉田 聊聊、笑笑、闹闹
玩转Zynq连载10——使用GIT进行工程备份和版本管理2
450029 2 使用GIT进行日常备份管理 2.1 GIT的基本工作原理 通过下面几个图解,希望大家能理解GIT做备份管理的机理。 450030 450031 使用GIT备份最新的工程文件 ......
ove学习使我快乐 FPGA/CPLD
msp430f2012 下载
刚学这个,然后要用到430f2012,可是只知道147的下载连接,不知道2012的下载电路,同样想要BSL下载(以前做好的模块),不知道怎么连接啊,大神教一下...
vviolet 微控制器 MCU
TMS320F2812和nRF905的智能脱扣器设计
TMS320F2812和nRF905的智能脱扣器设计 302718 302719 ...
fish001 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 904  1106  1932  2415  798  4  22  39  45  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved