电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ACT174PCX

产品描述D Flip-Flop, ACT Series, 1-Func, Positive Edge Triggered, 6-Bit, True Output, CMOS, PDIP16, 0.300 INCH, PLASTIC, MS-001, DIP-16
产品类别逻辑    逻辑   
文件大小98KB,共9页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
下载文档 详细参数 选型对比 全文预览

74ACT174PCX概述

D Flip-Flop, ACT Series, 1-Func, Positive Edge Triggered, 6-Bit, True Output, CMOS, PDIP16, 0.300 INCH, PLASTIC, MS-001, DIP-16

74ACT174PCX规格参数

参数名称属性值
厂商名称Fairchild
零件包装代码DIP
包装说明DIP,
针数16
Reach Compliance Codeunknown
系列ACT
JESD-30 代码R-PDIP-T16
长度19.305 mm
逻辑集成电路类型D FLIP-FLOP
位数6
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)11.5 ns
认证状态Not Qualified
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
触发器类型POSITIVE EDGE
宽度7.62 mm
最小 fmax200 MHz
Base Number Matches1

文档预览

下载PDF文档
74AC174 • 74ACT174 Hex D-Type Flip-Flop with Master Reset
November 1988
Revised October 2000
74AC174 • 74ACT174
Hex D-Type Flip-Flop with Master Reset
General Description
The AC/ACT174 is a high-speed hex D-type flip-flop. The
device is used primarily as a 6-bit edge-triggered storage
register. The information on the D inputs is transferred to
storage during the LOW-to-HIGH clock transition. The
device has a Master Reset to simultaneously clear all flip-
flops.
Features
s
I
CC
reduced by 50%
s
Outputs source/sink 24 mA
s
ACT174 has TTL-compatible inputs
Ordering Code:
Order Number
74AC174SC
74AC174SJ
74AC174MTC
74AC174PC
74ACT174SC
74ACT174SJ
74ACT174MTC
74ACT174PC
Package Number
M16A
M16D
MTC16
N16E
M16A
M16D
MTC16
N16E
Package Description
16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150 Narrow
16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
16-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide
16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150 Narrow
16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
16-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering code.
Logic Symbols
Connection Diagram
IEEE/IEC
Pin Descriptions
Pin Names
D
0
–D
5
CP
MR
Q
0
–Q
5
Description
Data Inputs
Clock Pulse Input
Master Reset Input
Outputs
FACT is a trademark of Fairchild Semiconductor Corporation.
© 2000 Fairchild Semiconductor Corporation
DS009935
www.fairchildsemi.com

74ACT174PCX相似产品对比

74ACT174PCX 74AC174PCX
描述 D Flip-Flop, ACT Series, 1-Func, Positive Edge Triggered, 6-Bit, True Output, CMOS, PDIP16, 0.300 INCH, PLASTIC, MS-001, DIP-16 D Flip-Flop, AC Series, 1-Func, Positive Edge Triggered, 6-Bit, True Output, CMOS, PDIP16, 0.300 INCH, PLASTIC, MS-001, DIP-16
厂商名称 Fairchild Fairchild
零件包装代码 DIP DIP
包装说明 DIP, DIP,
针数 16 16
Reach Compliance Code unknown unknown
系列 ACT AC
JESD-30 代码 R-PDIP-T16 R-PDIP-T16
长度 19.305 mm 19.305 mm
逻辑集成电路类型 D FLIP-FLOP D FLIP-FLOP
位数 6 6
功能数量 1 1
端子数量 16 16
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
输出极性 TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 DIP DIP
封装形状 RECTANGULAR RECTANGULAR
封装形式 IN-LINE IN-LINE
传播延迟(tpd) 11.5 ns 12 ns
认证状态 Not Qualified Not Qualified
座面最大高度 5.08 mm 5.08 mm
最大供电电压 (Vsup) 5.5 V 6 V
最小供电电压 (Vsup) 4.5 V 2 V
表面贴装 NO NO
技术 CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL
端子形式 THROUGH-HOLE THROUGH-HOLE
端子节距 2.54 mm 2.54 mm
端子位置 DUAL DUAL
触发器类型 POSITIVE EDGE POSITIVE EDGE
宽度 7.62 mm 7.62 mm
最小 fmax 200 MHz 100 MHz
Base Number Matches 1 1
NandFlash 掉程序问题
请教各位高手, 是否都是把 NK 装到 NANDFLASH 中, 在开关机的过程中, 有没有发现掉程序的现象呢?? 该怎么样避免呢??...
ljytl1981 嵌入式系统
疫情下的电子企业的出路
因疫情原因,导致全球紧缺晶圆,各种二极管都无法按时供货,各大企业如何应对,大家讨论讨论,各抒己见 ...
853713562 聊聊、笑笑、闹闹
开关电源设计第三版 书籍 我要分享
本书系统地论述了开关电源电路的功率转换和脉宽调制原理,磁性元件的设计原则及闭环反馈的稳定性和驱动保护等内容。书中同时介绍了高频开关电源方面的最新技术进展:功率因数校正技术,软开关技 ......
方成无解 LED专区
第一次看到一个老奶奶钓鱼
今天去一个没有去过的水塘去看看能不能钓鱼,竟然看到一个老太婆在钓鱼,还是第一次看到。 钓竿就是一根细长竹杆。我说我把你发到网上大家肯定感到有点有趣,而且还是简单就用竹枝,回答说她 ......
wangfuchong 聊聊、笑笑、闹闹
怎样在allegro里面建立不规则零件?
网上找到一详细描述: 1.开启allegro , file>new>shape symbol. 2.setup>drawing size下将type改为package, 设置好单位,原点坐标,然后OK! 3.用编辑shape的指令以shape的形式画出你 ......
viki1015 PCB设计
【工程源码】基于FPGA的二人抢答器
功能:两位选手参加比赛,每人有10秒时间,十秒时间内无人抢答,则发出警告声响,持续三秒 其中一个人按键抢答后,数码管显示对应人的号码,并同时发出3s的声音。 一人抢答后,不允 ......
小梅哥 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 426  2854  2349  2479  2815  53  54  19  2  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved