电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

87339AMI-11

产品描述Clock Driver, 87339 Series, 4 True Output(s), 0 Inverted Output(s), PDSO20, 7.50 X 12.80 MM, 2.25 MM HEIGHT, MO-119, MS-013, SOIC-20
产品类别逻辑    逻辑   
文件大小350KB,共15页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览

87339AMI-11概述

Clock Driver, 87339 Series, 4 True Output(s), 0 Inverted Output(s), PDSO20, 7.50 X 12.80 MM, 2.25 MM HEIGHT, MO-119, MS-013, SOIC-20

87339AMI-11规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明SOP, SOP20,.4
针数20
Reach Compliance Codenot_compliant
ECCN代码EAR99
系列87339
输入调节DIFFERENTIAL
JESD-30 代码R-PDSO-G20
JESD-609代码e0
长度12.8 mm
逻辑集成电路类型CLOCK DRIVER
湿度敏感等级1
功能数量2
反相输出次数
端子数量20
实输出次数4
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP20,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)240
电源3.3 V
Prop。Delay @ Nom-Sup2.1 ns
传播延迟(tpd)2.1 ns
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.35 ns
座面最大高度2.65 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间20
宽度7.5 mm
Base Number Matches1

文档预览

下载PDF文档
L
OW
S
KEW
,
÷2/4,÷4/5/6,
D
IFFERENTIAL
-
TO
-3.3V LVPECL C
LOCK
G
ENERATOR
G
ENERAL
D
ESCRIPTION
The ICS87339I-11 is a low skew, high performance
Differential-to-3.3V LVPECL Clock Generator/Divider. The
ICS87339I-11 has one differential clock input pair. The CLK,
nCLK pair can accept most standard differential input
levels. The clock enable isinternally synchronized to
eliminate runt pulses on theoutputs during asynchronous
assertion/deassertion of the clock enable pin.
Guaranteed output and part-to-part skew characteristics
make the ICS87339I-11 ideal for clock distribution
applications demanding well defined performance and
repeatability.
ICS87339I-11
F
EATURES
Dual ÷2, ÷4 differential 3.3V LVPECL outputs;
Dual ÷4, ÷5, ÷6 differential 3.3V LVPECL outputs
One differential CLK, nCLK input pair
CLK, nCLK pair can accept the following differential
input levels: LVDS, LVPECL, LVHSTL, SSTL, HCSL
Maximum clock input frequency: 1GHz
Translates any single ended input signal (LVCMOS, LVTTL,
GTL) to LVPECL levels with resistor bias on nCLK input
Output skew: 35ps (maximum)
Part-to-part skew: 385ps (maximum)
Bank skew: Bank A - 20ps (maximum)
Bank B - 20ps (maximum)
Propagation delay: 2.1ns (maximum)
LVPECL mode operating voltage supply range:
V
CC
= 3V to 3.6V, V
EE
= 0V
Available in both standard (RoHS5) and lead-free (RoHS 6)
packages
B
LOCK
D
IAGRAM
DIV_SELA
QA0
nQA0
nCLK_EN
D
Q
LE
CLK
nCLK
QB0
nQB0
÷4, ÷5, ÷6
÷2, ÷4
P
IN
A
SSIGNMENT
V
CC
nCLK_EN
DIV_SELB0
CLK
nCLK
RESERVED
MR
V
CC
DIV_SELB1
DIV_SELA
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
QA0
nQA0
QA1
nQA1
QB0
nQB0
QB1
nQB1
V
EE
R
QA1
nQA1
ICS87339I-11
20-Lead TSSOP
6.50mm x 4.40mm x 0.92 package body
G Package
Top View
20-Lead SOIC, 300MIL
7.5mm x 12.8mm x 2.25mm package body
M Package
Top View
R
MR
DIV_SELB0
DIV_SELB1
QB1
nQB1
87339AGI-11
www.idt.com
1
REV. B AUGUST 2, 2010

87339AMI-11相似产品对比

87339AMI-11 87339AGI-11 87339AGI-11T 87339AMI-11T
描述 Clock Driver, 87339 Series, 4 True Output(s), 0 Inverted Output(s), PDSO20, 7.50 X 12.80 MM, 2.25 MM HEIGHT, MO-119, MS-013, SOIC-20 Low Skew Clock Driver, 87339 Series, 4 True Output(s), 0 Inverted Output(s), PDSO20, 6.50 X 4.40 MM, 0.92 MM HEIGHT, MO-153, TSSOP-20 Low Skew Clock Driver, 87339 Series, 4 True Output(s), 0 Inverted Output(s), PDSO20, 6.50 X 4.40 MM, 0.92 MM HEIGHT, MO-153, TSSOP-20 Clock Driver, 87339 Series, 4 True Output(s), 0 Inverted Output(s), PDSO20, 7.50 X 12.80 MM, 2.25 MM HEIGHT, MO-119, MS-013, SOIC-20
是否Rohs认证 不符合 不符合 不符合 不符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 SOIC TSSOP TSSOP SOIC
包装说明 SOP, SOP20,.4 TSSOP, TSSOP20,.25 TSSOP, TSSOP20,.25 SOP, SOP20,.4
针数 20 20 20 20
Reach Compliance Code not_compliant not_compliant not_compliant not_compliant
ECCN代码 EAR99 EAR99 EAR99 EAR99
系列 87339 87339 87339 87339
输入调节 DIFFERENTIAL DIFFERENTIAL DIFFERENTIAL DIFFERENTIAL
JESD-30 代码 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20
JESD-609代码 e0 e0 e0 e0
长度 12.8 mm 6.5 mm 6.5 mm 12.8 mm
逻辑集成电路类型 CLOCK DRIVER LOW SKEW CLOCK DRIVER LOW SKEW CLOCK DRIVER CLOCK DRIVER
湿度敏感等级 1 1 1 1
功能数量 2 2 2 2
端子数量 20 20 20 20
实输出次数 4 4 4 4
最高工作温度 85 °C 85 °C 85 °C 85 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP TSSOP TSSOP SOP
封装等效代码 SOP20,.4 TSSOP20,.25 TSSOP20,.25 SOP20,.4
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE
电源 3.3 V 3.3 V 3.3 V 3.3 V
Prop。Delay @ Nom-Sup 2.1 ns 2.1 ns 2.1 ns 2.1 ns
传播延迟(tpd) 2.1 ns 2.1 ns 2.1 ns 2.1 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified
Same Edge Skew-Max(tskwd) 0.35 ns 0.35 ns 0.35 ns 0.35 ns
座面最大高度 2.65 mm 1.2 mm 1.2 mm 2.65 mm
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 3 V 3 V 3 V 3 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES YES
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子面层 Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15)
端子形式 GULL WING GULL WING GULL WING GULL WING
端子节距 1.27 mm 0.65 mm 0.65 mm 1.27 mm
端子位置 DUAL DUAL DUAL DUAL
宽度 7.5 mm 4.4 mm 4.4 mm 7.5 mm
Base Number Matches 1 1 1 1
EEWORLD大学堂----将JTAG与UCD3138配合使用
将JTAG与UCD3138配合使用:https://training.eeworld.com.cn/course/4957...
wanglan123 电源技术
电磁兼容训练文稿
189559 eeworldpostqq...
blink 电源技术
在线等高手解答!关于ds18b20与液晶12864的问题
把下面的程序下到单片机后,除了能显示自定义的字符"现在的温度为:",就是在温度显示的位置显示“22”,无论怎么样弄18b20也无法改变数值,还请论坛的各位高手解答,调试了很多天了也没找出原 ......
zhupingheng 单片机
有没有网友了解CODEBUG
刚在e络盟的广告邮件看到一个CODEBUG开发板,看起来是给小朋友玩的,有没有网友对这个有了解? 218283218284 http://cn.element14.com/codebug/codebug/codebug-programmable-wearable/ ......
dcexpert DIY/开源硬件专区
对于50Hz的干扰信号不一定用陷波器
对于50Hz的干扰信号不一定用陷波器, 对于50Hz的干扰不一定用陷波器因为在要求高时陷波器通常很难调试. 如果只是对信号处理用而言,信号频率在高端的话,比如300Hz以上,那最佳方法是作一个300H ......
freq 模拟电子
求教FPGA准确采集同步信号
请教各位大神: 我最近做FPGA采集100MHz的信号,另一路同步触发。但触发信号上升沿在40ns左右,最后导致信号波形左右晃动。 请问在FPGA中如何处理可以准确采集到触发信号,排除左右晃动的情况 ......
cshkeylock FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2802  2126  1996  2557  1299  13  45  12  58  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved