电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

85102AGIT

产品描述Low Skew Clock Driver, 85102 Series, 2 True Output(s), 0 Inverted Output(s), PDSO16, 4.40 MM X 5.0 MM, 0.92 MM HEIGHT, MO-153, TSSOP-16
产品类别逻辑    逻辑   
文件大小248KB,共17页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览

85102AGIT概述

Low Skew Clock Driver, 85102 Series, 2 True Output(s), 0 Inverted Output(s), PDSO16, 4.40 MM X 5.0 MM, 0.92 MM HEIGHT, MO-153, TSSOP-16

85102AGIT规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TSSOP
包装说明4.40 MM X 5.0 MM, 0.92 MM HEIGHT, MO-153, TSSOP-16
针数16
Reach Compliance Codenot_compliant
ECCN代码EAR99
系列85102
输入调节DIFFERENTIAL MUX
JESD-30 代码R-PDSO-G16
JESD-609代码e0
长度5 mm
逻辑集成电路类型LOW SKEW CLOCK DRIVER
湿度敏感等级1
功能数量1
反相输出次数
端子数量16
实输出次数2
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP16,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)225
电源3.3 V
Prop。Delay @ Nom-Sup3.2 ns
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)3.63 V
最小供电电压 (Vsup)2.97 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度4.4 mm
Base Number Matches1

文档预览

下载PDF文档
Low Skew, 1-to-2, Differential/LVCMOS-
to-0.7V HCSL Fanout Buffer
G
ENERAL
D
ESCRIPTION
The 85102I is a low skew, high performance 1-to-2 Differen-
tial-to-HCSL fanout buffer. The 85102I has a differential clock input.
The CLK0, nCLK0 input pair can accept most standard differential
input levels. The clock enable is internally synchronized to eliminate
runt clock pulses on the output during asynchronous assertion/
deassertion of the clock enable pin.
Guaranteed output and par t-to-par t skew characteristics
make the 85102I ideal for those applications demanding well defined
performance and repeatability.
85102
DATA SHEET
F
EATURES
Two 0.7V differential HCSL outputs
Selectable differential CLK0, nCLK0 or LVCMOS inputs
CLK0, nCLK0 pair can accept the following differential
input levels: LVPECL, LVDS, LVHSTL, HCSL
CLK1 can accept the following input levels:
LVCMOS or LVTTL
Maximum output frequency: 500MHz
Translates any single-ended input signal to 3.3V
HCSL levels with resistor bias on nCLK input
Output skew: 65ps (maximum)
Part-to-part skew: 600ps (maximum)
Propagation delay: 3.2ns (maximum)
Additive phase jitter, RMS: 0.14ps typical @ 250MHz
3.3V operating supply
-40°C to 85°C ambient operating temperature
Available in lead-free (RoHS 6) package
B
LOCK
D
IAGRAM
CLK_EN
Pullup
CLK0
Pulldown
nCLK0
Pullup/Pulldown
CLK1
Pulldown
CLK_SEL
Pulldown
IREF
D
Q
LE
0
Q0
nQ0
1
Q1
nQ1
P
IN
A
SSIGNMENT
CLK_EN
CLK_SEL
CLK0
nCLK0
CLK1
nc
nc
IREF
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
GND
V
DD
Q0
nQ0
Q1
nQ1
V
DD
V
DD
85102I
16-Lead TSSOP
4.4mm x 5.0mm x 0.925mm body package
G Package
Top View
85102 REVISION B DECEMBER 19, 2014
1
©2014
Integrated Device Technology, Inc.

85102AGIT相似产品对比

85102AGIT 85102AGI
描述 Low Skew Clock Driver, 85102 Series, 2 True Output(s), 0 Inverted Output(s), PDSO16, 4.40 MM X 5.0 MM, 0.92 MM HEIGHT, MO-153, TSSOP-16 Low Skew Clock Driver, 85102 Series, 2 True Output(s), 0 Inverted Output(s), PDSO16, 4.40 MM X 5.0 MM, 0.92 MM HEIGHT, MO-153, TSSOP-16
是否无铅 含铅 含铅
是否Rohs认证 不符合 不符合
零件包装代码 TSSOP TSSOP
包装说明 4.40 MM X 5.0 MM, 0.92 MM HEIGHT, MO-153, TSSOP-16 4.40 MM X 5.0 MM, 0.92 MM HEIGHT, MO-153, TSSOP-16
针数 16 16
Reach Compliance Code not_compliant not_compliant
ECCN代码 EAR99 EAR99
系列 85102 85102
输入调节 DIFFERENTIAL MUX DIFFERENTIAL MUX
JESD-30 代码 R-PDSO-G16 R-PDSO-G16
JESD-609代码 e0 e0
长度 5 mm 5 mm
逻辑集成电路类型 LOW SKEW CLOCK DRIVER LOW SKEW CLOCK DRIVER
湿度敏感等级 1 1
功能数量 1 1
端子数量 16 16
实输出次数 2 2
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP TSSOP
封装等效代码 TSSOP16,.25 TSSOP16,.25
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度) 225 225
电源 3.3 V 3.3 V
Prop。Delay @ Nom-Sup 3.2 ns 3.2 ns
认证状态 Not Qualified Not Qualified
座面最大高度 1.2 mm 1.2 mm
最大供电电压 (Vsup) 3.63 V 3.63 V
最小供电电压 (Vsup) 2.97 V 2.97 V
标称供电电压 (Vsup) 3.3 V 3.3 V
表面贴装 YES YES
温度等级 INDUSTRIAL INDUSTRIAL
端子面层 Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15)
端子形式 GULL WING GULL WING
端子节距 0.65 mm 0.65 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 30 30
宽度 4.4 mm 4.4 mm
Base Number Matches 1 1

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1211  2271  701  1656  2361  25  46  15  34  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved