电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

RD38F2010W0ZDQ0

产品描述Wireless Flash Memory (W18/W30 SCSP)
文件大小604KB,共46页
制造商Numonyx ( Micron )
官网地址https://www.micron.com
下载文档 全文预览

RD38F2010W0ZDQ0概述

Wireless Flash Memory (W18/W30 SCSP)

文档预览

下载PDF文档
Numonyx™ Wireless Flash Memory
(W18/W30 SCSP)
32WQ and 64WQ Family with Asynchronous RAM
Datasheet
Product Features
Device Architecture
— Flash Density: 32-Mbit, 64-Mbit
— Async PSRAM Density: 16-Mbit, 32-Mbit
— Top, Bottom or Dual flash parameter
configuration
Device Voltage
— Flash VCC = 1.8 V; Flash VCCQ = 1.8 V or 3.0 V
— RAM VCC = 1.8 V or 3.0 V
Device Packaging
— 88 balls (8 x 10 active ball matrix)
— Area: 8x10 mm
— Height: 1.2 mm to 1.4 mm
PSRAM Performance
— 70 ns initial access, 25 ns async page reads at
1.8 V I/O
— 70 ns initial access async PSRAM at 1.8 V
I/O
— 70 ns initial access, 25 ns async page
reads at 3.0 V I/O
SRAM Performance
— 70 ns initial access at 1.8 V or 3.0 V I/O
Quality and Reliability
— Extended Temperature: –25 °C to +85 °C
— Minimum 100K flash block erase cycle
— 90 nm ETOX™ IX flash technology
— 130 nm ETOX™ VIII flash technology
Flash Performance
— 65 ns initial access at 1.8 V I/O
— 70 ns initial access at 3.0 V I/O
— 25 ns async page at 1.8 V or 3.0 V I/O
— 14 ns sync reads (t
CHQV
) at 1.8 V I/O
— 20 ns sync reads (t
CHQV
) at 3.0 V I/O
— Enhanced Factory Programming:
3.10 µs/Word (Typ)
Flash Architecture
— Read-While-Write/Erase
— Asymmetrical blocking structure
— 4-KWord parameter blocks (Top or
Bottom)
— 32-KWord main blocks
— 4-Mbit partition size
— 128-bit One-Time Programmable
(OTP) Protection Register
— Zero-latency block locking
— Absolute write protection with block
lock using F-VPP and F-WP#
Flash Software
— Numonyx™ Flash Data Integrator
(FDI) and Common Flash Interface
(CFI)
Order Number: 251407-13
November 2007
RS232 verilog 字符串
我用单片机测试了一个很简单的RS232程序,通过PC发数据给FPGA,然后FPGA再把接收到的数据发回到PC。用的程序也是网上。 测试发现发HEX码都正确,但是发字符串会有问题。是因为出现误码了吗?感 ......
luooove FPGA/CPLD
SJA1000
请问有高手做过SJA1000的电路设计吗??想请教一下软件设计!!!QQ联系:411215846...
wenny 单片机
c/c++语言与汇编语言混合编程问题--跪求,,
源代码附上: test.c文件,内容如下: #include extern unsigned int usqr(unsigned x); int main() { int a,b; a=82; b=usqr(a); printf("b is % d",b); } usqr_32.s汇编 ......
xiaoneiwan 嵌入式系统
帧同步系统的FPGA设计与实现资料下载
欢迎大家下载帧同步系统的FPGA设计与实现!...
eeleader FPGA/CPLD
有奖直播:如何减少设计错误?7月7日Mentor PCB线上研讨会报名通道开启!
485557 原理图输入好像是一个容易的工作,但它是整个电子设计的基础,任何简单的错误都会给整个设计带来返工和项目延迟,经常出现的错误包括电源接错或漏接、端接错误、二极管方向错 ......
eric_wang PCB设计
分享CC2541蓝牙有关时钟设置
CC2541有四个振荡器,分别是: 32MHz外部晶振 16MHz内部RC振荡器 32kHz外部晶振 32kHz内部RC振荡器 由此可以看出,CC2541内部自带了振荡器,也就是说即使外部电路不接振荡 ......
fish001 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2705  55  1687  1969  2829  54  27  58  46  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved