电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB470M000DG

产品描述LVPECL Output Clock Oscillator, 470MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB470M000DG概述

LVPECL Output Clock Oscillator, 470MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB470M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率470 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于dsp的资料怎么搜索啊
rt 我在搜索里直接键入dsp 结果显示没有相关资源 咋回事啊? 记得以前是有的啊?各位指教啊...
byr0826 嵌入式系统
Ti的MSP430G2553IPW20如果大批量的烧写程序
Ti的MSP430G2553IPW20如果大批量的烧写程序,应该使用插座还是其他方法。另外烧写器是不是只能购买,不能自制呢,仿真器的源码官方会开源吗 ...
mvfntft 微控制器 MCU
使用73xExternalInterrupt遇到的一个问题
程序中间用到ExternalInterruptINT6设置成下降沿触发中断以前遇到的都是发生中断后都要清除中断标志位但是这里好像在库里面没有有这个中断的标志的说明就没有处理这里但是运行的过程中没有 ......
gdgaodeyong stm32/stm8
从此不再为丢三落四而烦恼 -- 寻物神器(BLE4.0 MINI 报警器
本帖最后由 jameswangsynnex 于 2015-3-3 19:57 编辑 Ujuicer(优倬仕)是一个源于香港的品牌,致力于用独特的设计和全新的技术将智能手机应用扩展至消费者日常生活不同层次。本次推出的Al ......
懒猫爱飞 消费电子
SAM V71 Xplained Ultra 板子AFEC引脚电压值
我使用 SAM V71 Xplained Ultra 板做 AFEC 应用试验。 目前面对 AFEC 引脚电压的问题。 所采用的引脚是 AFE0_AD2 (板上标记为 CANRX)及 AFE0_AD5 (CANTX)。 俩引脚电压初值为 3.1 ......
ltiong Microchip MCU
嵌入式方向硕士关于学习规划的问题!!
大家好,我是某校软件工程硕士,现在刚研一,我选择了嵌入式这个方向,因为本科时坐过2年的单片机开发,对底层的东西有点基础。由于我英语比较好,所以基本上现在我的目标是毕业后进个大的外 ......
whili 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 941  2808  51  2749  1425  19  57  2  56  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved