电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC1380M00DG

产品描述LVDS Output Clock Oscillator, 1380MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BC1380M00DG概述

LVDS Output Clock Oscillator, 1380MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC1380M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1380 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CES:盖茨将为Xbox360增加HD-DVD外设光驱
本帖最后由 jameswangsynnex 于 2015-3-3 19:57 编辑 据国外媒体报道,微软董事会主席比尔-盖茨在CES(消费电子展)开幕前的主题演讲中表示,今年年内将为Xbox 360游戏平台 增加一个外设HD-DVD ......
aifang 消费电子
Marvell LED照明驱动芯片
LED驱动芯片供应商Marvell继推出其数字反激式PFC控制芯片88EM8081/2的评估板、多种功率规格LED驱动电路参考设计之后,又特别针对中国市场强势推出基于这颗驱动芯片的高度优化交钥匙(Turn-key ......
logic521 LED专区
电子元器件符号表
41019 41020 41021...
tiankai001 单片机
求楼宇可视对讲门铃程序
哪位前辈有立林楼宇可视对讲门铃的c语言程序 谢谢...
abrs2021_guo 嵌入式系统
大家好,求助,急,bootloader在avr studio(gcc)的环境下配置问题,我用是mega128
大家好、请教一下,bootloader在avr studio(gcc)的环境下应该怎么配置呀?我用是mega128 这几天上网找了很多的资料(包括马潮老师,傻孩子老师,shaoziyang老师的帖子)也看了大家的讨论,I ......
qweqwe12345 Microchip MCU
s3c 2410RP 和 HOLUX GR-87 的连接问题请教,急,大牛请帮忙!!!
本人想用s3c 2410RP 开发板开发关于GPS的一个东西,在网上搜了很多连接方法,但现在搞不清楚两者到底是怎么个物理连法,现特来请教大牛们悉心指点。 最好是连接方法加配套程序,万分感谢! 急 ......
pirate_ ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 438  2321  621  807  1151  9  47  13  17  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved