电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC743M000DG

产品描述LVDS Output Clock Oscillator, 743MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC743M000DG概述

LVDS Output Clock Oscillator, 743MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC743M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率743 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
是不是DCO时钟不可以精确配置?
比如我想获得一个8MHz的MCLK or SMCLK ,当我使用XT1或者内部的REFCLK作为参考源,并且通过FLL锁频环倍频时,我更改FLLN的值,发现输出的频率不会精确的变化,而是出现阶梯状的变化,这样使我 ......
黄河五路 微控制器 MCU
一款适合课堂教学的简易单片机实验开发器
单片机应用系统课程是目前电类专业的主干课之一,其操作性很强,对于院校学生,光靠课堂上的教学是远不够的,除了在课堂上要求学生掌握基本概念,了解单片机扩展接口电路的设计方法和设计编制程 ......
songbo 单片机
请教一个基于51单片机外扩RAM的问题!
我的系统基于8051单片机,外扩了32K SRAM,其地址空间为0x0000-0x7FFF,因此只要15根地址线就够了,我把A15(P2_7)作为片选信号,扩展了2路IO(驱动继电器,带隔离了)和其它的一些用途的输出 ......
zhouliyong11 嵌入式系统
宜普公司推出基于氮化镓器件高效率电源转换方案
基于氮化镓器件的48 V - 12V非隔离稳压式转换器开发板,其功率密度每立方英寸超过1250W及效率可高于96% GaN材料的研究与应用是目前全球半导体研究的前沿和热点,是研制微电子器件、光电子器件 ......
EEWORLD社区 电源技术
求2.4G无线功率放大电路设计方案
现在手头有一个2.4G的无线影音传输模块,输出功率为17dB,感致传输距离不远,想在后端增加一个功率放大电路,至于距离,不用考滤法律,要远,至少穿五六堵墙.(比较复杂的工作环境)...
ydell 无线连接
protues中的器件选择?
大家好,我是刚开始学习protues,请教: 1.在protues中“单次脉冲单元”叫什么名字,如何让查找? 2.在protues中“显示屏”叫什么名字,如何让查找?...
zhuwei883 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 328  1819  1024  1689  1806  17  37  58  1  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved