电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC806M000DG

产品描述LVDS Output Clock Oscillator, 806MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC806M000DG概述

LVDS Output Clock Oscillator, 806MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC806M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率806 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----Atmel SAM4L picoPower简介
Atmel SAM4L picoPower简介:https://training.eeworld.com.cn/course/29SAM4L凭借全球效率最高的Cortex-M4内核为低功耗设立了新标杆。SAM4L产品能够实现超低功耗原因很多,本视频简要介绍了SAM ......
dongcuipin 单片机
m-bus协议可以在485总线上通讯么?
公司在采购能耗计量仪表 目前了解到采用m-bus协议的比较多 想知道m-bus协议可否在485总线上通讯 如果不可以 那么m-bus与平常在485上通讯的modbus有何不同 优点有哪些...
风中冷雨 模拟电子
斜坡补偿的问题
如图1 一上电正常,芯片Vref有一个5V的基准电压,通过r1产生基极电流,让三极管Q1导通,产生了集电极电流流过r2, 但是mos管Q2导通后,通过采样电阻,也会产生一个电压到r2右端, 【1 ......
shaorc 模拟电子
misc设备的read一次最大读取长度
是和scull设备一样是4000吗?...
sphshine 嵌入式系统
Help~!!!PendSV中断置位后没立刻执行~?~??~
发现置INTCROL里的PENDSV挂起位后,接着开中断,竟然不会进入PENDSV中断处理代码!?!?!? 这是什么情况~~~~...
ssmyssmy 微控制器 MCU
【我的MicroPython入门之路】--新的起点
看到论坛搞活动,我学习MicroPython的心又蠢蠢欲动。 Python是早就知道,不过没有学习。Python是脚本类语言,解释执行,有很大的灵活性。但第一次听说MicroPython,还是在论坛,在去 ......
yang_alex MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1494  1320  567  1210  2537  31  27  12  25  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved