电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB215M000DGR

产品描述LVDS Output Clock Oscillator, 215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB215M000DGR概述

LVDS Output Clock Oscillator, 215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB215M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率215 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问xilinx virtex系列芯片采用的是何种封装形式?
如题,谢谢;P !...
zqzq501311 FPGA/CPLD
【GD32L233C-START评测】Part2:从零开始移植RTThread
1.介绍 为了后续Demo做准备,移植RTThread,为什么不移植FreeRTOS呢?因为国产芯片就应该用国产系统!那么就开始吧! 2.移植准备 上一篇的工程【https://bbs.eeworld.com.cn/thread-11 ......
PowerWorld GD32 MCU
改动屏幕显示方向后笔针触摸校准程序的变化
我使用的QQ2440V3板配800*480 7寸屏,自己通过调整显示驱动参数改为竖屏显示成功,观察到笔针触摸校准程序与横屏显示时不太一样:横屏显示时笔针校准顺序为中心、左上角、左下角、右下角、右上 ......
stlong 嵌入式系统
OpenStore... 等函数需要使用哪些库?
我想在evc下编写一个磁盘操作的小程序,需要使用到OpenStore, OpenPartition等函数。SDK的头文件里面可以看到这些函数的定义,编译也能通过,可是连接的时候就出错了。不知道需要连接哪些库文件 ......
wbatjd 嵌入式系统
PCB转换成原理图
本人初学protel,想把一个PCB图转换成原理图,有没有这样的软件? PCB图上有布了很多铜线什么的,看的很复杂,有没有什么操作能 简化PCB,看清楚各个元件封装的连接!谢谢!...
ben007 PCB设计
PCB线路板在使用电子插件线要了解的
插件流水线定义:插件流水线采用钢制机架和专用铝合金轨道为主件,流水线可分有手推式和自动式,该类流水线是广泛应用于电子行业。有些称为插接线或接插线。主要是指在生产线上,为了提高效率, ......
xylianguang 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 583  2691  2561  2056  1734  51  44  5  43  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved