电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74HC4049PW

产品描述HC/UH SERIES, HEX 1-INPUT INVERT GATE, PDSO16
产品类别逻辑    逻辑   
文件大小115KB,共15页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74HC4049PW概述

HC/UH SERIES, HEX 1-INPUT INVERT GATE, PDSO16

74HC4049PW规格参数

参数名称属性值
是否Rohs认证符合
厂商名称NXP(恩智浦)
Reach Compliance Codeunknown
其他特性CMOS-TTL LEVEL TRANSLATOR
系列HC/UH
JESD-30 代码R-PDSO-G16
JESD-609代码e4
长度5 mm
负载电容(CL)50 pF
逻辑集成电路类型INVERTER
湿度敏感等级1
功能数量6
输入次数1
端子数量16
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
传播延迟(tpd)26 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层NICKEL PALLADIUM GOLD
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度4.4 mm
Base Number Matches1

文档预览

下载PDF文档
74HC4049
Hex inverting HIGH-to-LOW level shifter
Rev. 6 — 8 January 2013
Product data sheet
1. General description
The 74HC4049 is a hex inverter with over-voltage tolerant inputs. Inputs are overvoltage
tolerant to 15 V. This enables the device to be used in HIGH-to-LOW level shifting
applications.
2. Features and benefits
Low-power dissipation
Complies with JEDEC standard no. 7A
ESD protection:
HBM JESD22-A114F exceeds 2 000 V
MM JESD22-A115-A exceeds 200 V
Multiple package options
Specified from
40 C
to +85
C
and from
40 C
to +125
C
3. Ordering information
Table 1.
Ordering information
Temperature range
74HC4049N
74HC4049D
74HC4049DB
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
Name
DIP16
SO16
SSOP16
TSSOP16
Description
plastic dual in-line package; 16 leads (300 mil)
plastic small outline package; 16 leads; body width
3.9 mm
plastic shrink small outline package; 16 leads;
body width 5.3 mm
plastic thin shrink small outline package; 16 leads;
body width 4.4 mm
Version
SOT38-4
SOT109-1
SOT338-1
SOT403-1
Type number Package
74HC4049PW
40 C
to +125
C

74HC4049PW相似产品对比

74HC4049PW 935294435118
描述 HC/UH SERIES, HEX 1-INPUT INVERT GATE, PDSO16 HC/UH SERIES, HEX 1-INPUT INVERT GATE, PDSO16, 4.40 MM, PLASTIC, MO-153, SOT403-1, TSSOP-16
厂商名称 NXP(恩智浦) NXP(恩智浦)
Reach Compliance Code unknown compli
其他特性 CMOS-TTL LEVEL TRANSLATOR CMOS-TTL LEVEL TRANSLATOR
系列 HC/UH HC/UH
JESD-30 代码 R-PDSO-G16 R-PDSO-G16
长度 5 mm 5 mm
逻辑集成电路类型 INVERTER INVERTER
功能数量 6 6
输入次数 1 1
端子数量 16 16
最高工作温度 125 °C 125 °C
最低工作温度 -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP TSSOP
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
传播延迟(tpd) 26 ns 26 ns
座面最大高度 1.1 mm 1.1 mm
最大供电电压 (Vsup) 6 V 6 V
最小供电电压 (Vsup) 2 V 2 V
标称供电电压 (Vsup) 5 V 5 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE
端子形式 GULL WING GULL WING
端子节距 0.65 mm 0.65 mm
端子位置 DUAL DUAL
宽度 4.4 mm 4.4 mm

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2060  2809  1882  162  1047  53  51  14  28  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved