电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC638M000DGR

产品描述LVDS Output Clock Oscillator, 638MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NC638M000DGR概述

LVDS Output Clock Oscillator, 638MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC638M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率638 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教单片机51下载线制作
请教单片机51 的下载线制作,原理图就行,谢谢!...
sheng 嵌入式系统
CETK测试如果出现FAIL怎么办?
好像比较少资料描述CETK测试FAIL后的解决措施啊。小弟再做一个FLASH存储测试,cetk自带的Flash_Memory_Read_Write_and_Performance_Test测试不通过,刚开始的信息就fail了,具体如下: opening ......
hjyhjony 嵌入式系统
最近新做了个STM32转51单片机的小板感兴趣的朋友可以看一下
新设计了三款板子有STM32转51的STM8最小系统的和ST LINK的,设计这板子的目的是为了让学完51单片机想提升的同学一个很好的工具,帮大家节省购买昂贵STM32开发板的钱。 131173 http://s ......
ojk1989 51单片机
avr stdio.4.17连接不到仿真器上
已经按照步骤做了很多次了,驱动也装了就是连接不上,显示could not connect to。。。。有没有可能是仿真器要固件升级?但是怎么升呀,刚学这个。或者是与熔丝位的设置又没哟关系,又怎么设呢? ......
王阿东 Microchip MCU
NVIC的寄存器在哪里有说明?
NVIC的寄存器在哪里有说明?那几个手册里找不到呀!...
sweety stm32/stm8
关于系统时钟与Timer0应用时不一致的问题。
各位大侠,你们好,小弟有一初级问题请教一下。在我使用的教程中,在系统时钟的设定的指令为: SysCtrlRegs.PLLCR = 0xA; //150M.而在程序中引用Timer0时,程序写为: ConfigCpuTimer(&CpuTi ......
ccsea 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2538  836  184  2157  301  25  37  19  40  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved