电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA452M000DGR

产品描述LVDS Output Clock Oscillator, 452MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA452M000DGR概述

LVDS Output Clock Oscillator, 452MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA452M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率452 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有偿寻求帮忙
我要做一个半控整流桥的控制电路的测试台要求:用数码管显示晶闸管的开放角度,并模拟一个0-100MA的反馈,要根据开放角度来控制反馈大小,到稳压状态后可以断开跟随并保持,且可以手动调整反馈 ......
sxtywbl 单片机
能提供一份S1700-24GR的手册吗?
新手学习。谢谢了。 ...
yuanquan12345 工业自动化与控制
LOAD程序后不运行会是什么原因?
我的一个DSP功能板,之前用的好好的,刚连同产品进行过耐压测试,测试当天并没有发现问题,产品也正常工作。 放置几天后,今天突然开不了机了。拆开产品后,发现DSP模块没有运行,但是电源、晶 ......
guguo2010 DSP 与 ARM 处理器
学模拟+ 《运算放大器噪声优化手册》第一章笔记
本帖最后由 dontium 于 2015-1-23 11:34 编辑 1 关于两个噪声的叠加,噪声的叠加实际上用的到是勾股定理(书上说是毕达哥斯拉,其实就是咱们中学学的勾股定理)。 146582 这里有一个很实用的 ......
lonerzf 模拟与混合信号
求解!PIC16LF15323看门狗似乎默认开启
小白请教前辈,PIC16LF15323的看门狗该如何关闭? ...
白呵呵 Microchip MCU
那位大虾有驱动max7221显示芯片的串口程序阿?(普通i/o)
我用51单片机的p1.5~p1.7口驱动max7221芯片,编写的程序始终不起作用,不知那位大虾有这样的示例程序指点一下小弟...
jmlou 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2495  15  1376  2218  635  9  3  37  30  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved