电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC487M000DGR

产品描述LVDS Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BC487M000DGR概述

LVDS Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC487M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率487 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【问题反馈】安路TangDynasty约束文件和代码排版问题
1、今天测试时发现TangDynasty的工程里只能有一个约束文件(.adc),比如工程里已经有一个.adc的约束文件,如果再点菜单里的Add ADC File选择新的.adc文件,原来的文件会除移除,只保留新的文件 ......
littleshrimp FPGA/CPLD
哈哈,又升级啦~~~~~开贴庆贺一下
终于算得上晶元了,心情很激动啊,感谢祖国,感谢党,感谢eeworld~~~ 回想当初在一粒金沙的时候仰望大侠们的头衔,很有感触啊...嘿嘿 :Laugh:...
anqi90 聊聊、笑笑、闹闹
如何通过蓝牙obex下载手机电话本?
请问如何通过蓝牙obex协议下载手机电话本? 不要用PBAP,因为很多手机不支持。...
max1 嵌入式系统
MSP430F5529程序整理(串口、AD、定时器等)
MSP430F5529程序整理(串口、AD、定时器等) ...
长得太帅了 微控制器 MCU
如何在tinyos下以较高的频率输出数据呢?
本帖最后由 desword 于 2016-12-15 16:31 编辑 这个问题我在tinyos-help里面也问了一下,但是这个论坛很不活跃,所以来这里请教大家了。 Currently, I am intending to record the cca ......
desword 无线连接
求教个问题朋友们
我在做51单片机实验时,用的双龙下载软件,结果怎么总是提示:打印口没有下载线。。。怎么回事?不过可以确认的是绝对不是下载线和并口没有接触好。...
bingbing123 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1941  2280  502  1597  1424  36  9  31  47  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved