电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA891M000DG

产品描述LVDS Output Clock Oscillator, 891MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NA891M000DG概述

LVDS Output Clock Oscillator, 891MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA891M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率891 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EZ430 chronos的RF端无法读取
正在用试着学学EZ430 chronos,手表本身的无线传输基本搞明白了,但现在想修改一下RF端,发现不能读取。不知道为什么? ...
xunchen 微控制器 MCU
eeworld的员工们,问你们个事呗?
本帖最后由 一个小白 于 2014-4-30 13:15 编辑 想问下eeworld的员工们,你们公司管住宿吗?如果不管的话,你们都住哪啊?附件有什么地方租房比较便宜啊? 因为最近我就要去那边 ......
一个小白 聊聊、笑笑、闹闹
单片机5V与3V电平互联的19种技巧
135002...
qinkaiabc 电源技术
有没有昨晚看中泰争霸赛的坛友啊!有何感想?
昨晚我看了,虽然网络直播有点卡,但是看得我也是很激动啊!第一场中国以抱腿摔取胜,打得泰国措手不及;第二场中国19岁小将明显经验不足,很被动。输的没有悬念。第三局,中国队在个子不占优的 ......
zqzq501311 聊聊、笑笑、闹闹
FPGA的图像识别与目标跟踪系统设计.pdf
FPGA的图像识别与目标跟踪系统设计.pdf ...
雷北城 FPGA/CPLD
中国未来3G业务体系架构
与2G相比,3G网络和业务的主要特点有:   (1)业务基本属性不同   2G业务的基本属性是满足用户的基本通信需求,而3G业务的基本属性则超越了这种基本通信需求,旨在为用户提供自由的、个性 ......
caocao 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 274  2546  279  1714  1421  19  25  15  21  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved