电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB459M000DG

产品描述LVDS Output Clock Oscillator, 459MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB459M000DG概述

LVDS Output Clock Oscillator, 459MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB459M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率459 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
IAR for msp430中浮点数赋值的问题
使用IAR for msp430编程,通过float pressure = 1101.32;给一个浮点数赋值, 在线调试的时候发现变量pressure其实并真正的等于1101.32,而是1.10131994E3, 然后我后面再写一句tt13=(unsigned ......
adam_zhang41 微控制器 MCU
Windows 2000下WDM驱动程序的研究与开发.pdf
Windows 2000下WDM驱动程序的研究与开发.pdf46074...
yuandayuan6999 单片机
SI4432无线通信问题
如何判断SI4432无线模块是否正常呢?...
742206806 stm32/stm8
频谱分析仪分辨率带宽和视频带宽的联系和区别
  带宽是频域分析中的常用指标。频谱分析仪的常见带宽包括分辨率带宽和视频带宽。本文将全面解释这些概念,以及它们之间的联系和区别。   RBW(分辨率带宽)代表频谱分析仪清晰区分两种 ......
博宇讯铭 测试/测量
TI CC2541天线问题
请教各位大牛,如图1、图2天线电路,昨是应用在TI CC2541上的天线电路,都是贴片陶瓷天线想知道这两种电路有什么区别?各有哪些优势?谢谢! ...
ken.zhai 无线连接
测控系统中振荡器短稳对测速精度的影响
摘 要:本文采用时域分析方法得到了测速误差与测控系统中各振荡器短稳的关系式,分析与工程实践的结果说明,测速误差不仅与频标源的短稳有关,而且与系统中各相干本振的附加相位噪声有关,在工程研制 ......
JasonYoo 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2092  876  1104  7  2658  42  31  19  51  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved