电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB699M000DGR

产品描述LVDS Output Clock Oscillator, 699MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB699M000DGR概述

LVDS Output Clock Oscillator, 699MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB699M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率699 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
[下载]怎样使用示波器测量电源开关损耗???
使用示波器测量电源开关损耗,文章不错。建议看看: 201329 ...
dontium 综合技术交流
Bluetooth 5来了,TI CC2640R2F 五要点详解
1、扩展SimpleLink™ CC2640系列产品 CC2640R2F器件采用QFN封装,与SimpleLink蓝牙低功耗CC2640无线MCU引脚对引脚兼容,使其可以基于您的蓝牙低功耗应用尺寸轻松扩展到各个平台。CC2640系 ......
fish001 无线连接
无法烧写9B92,求助!
用keil uvision4开发环境,编译正常,点击download时,出现 Could not initialize target device!Please power cycle the board and try again. 然后再出现Error: Flash Download failed - Ta ......
nail26 微控制器 MCU
低功耗Wi-F i®:应用属性如何影响能耗
有很多时候,通过正确配置系统属性,尽可能地减少浪费能量的操作,我们可以极大地改进基于Wi-Fi®的系统的能耗。 其中一个可以被轻松优化、且浪费电能的运行方式就存在于很多家庭自动 ......
火辣西米秀 无线连接
双十一优惠促销电子厂商汇总
这周五就是双十一剁手日了,大家准备好清空购物车了吗? 在这里给大家展示一些双十一优惠力度比较大的工具或板卡厂商的活动,供大家参考剁手 同时也欢迎大家跟帖推荐双十一期间有优惠活动 ......
eric_wang 聊聊、笑笑、闹闹
网峰资料
请问哪位大神帅哥美女有网峰zigbee的dht11的例程,给小弟一份,我的找不到了!!在此谢过了。我邮箱1163753946@qq.com!!:loveliness:...
夜星 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2481  2339  2169  374  1005  54  12  58  55  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved